嵌入式MPEG-4视频解码器研究
摘要 | 第1-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第7-13页 |
·问题引入及研究意义 | 第7-8页 |
·视频压缩标准简介 | 第8-10页 |
·H.261、H.263与H.263+ | 第8-9页 |
·MPEG-1与MPEG-2 | 第9页 |
·MPEG-4 | 第9页 |
·MPEG-7与MPEG-21 | 第9-10页 |
·SoPC发展状况 | 第10-11页 |
·论文的新意 | 第11-12页 |
·论文内容和论文结构 | 第12-13页 |
第二章 Virtex-Ⅱ Pro FPGA | 第13-23页 |
·ML310开发板结构 | 第13-15页 |
·Virtex-Ⅱ Pro FPGA的结构及特点 | 第15-18页 |
·CLB | 第16页 |
·IOB | 第16-17页 |
·DCM | 第17页 |
·BlockRAM | 第17页 |
·18X18乘法器 | 第17页 |
·SelectIO | 第17页 |
·RocketIO | 第17-18页 |
·PowerPC处理器简介 | 第18-20页 |
·CoreConnectTM总线结构 | 第20-21页 |
·本章小结 | 第21-23页 |
第三章 SoPC开发流程与开发工具简介 | 第23-37页 |
·FPGA开发流程及ISE开发工具 | 第23-30页 |
·FPGA的开发流程 | 第23-26页 |
·ISE开发工具 | 第26-30页 |
·Xilinx SoPC开发流程及开发工具 | 第30-35页 |
·SoPC开发流程 | 第30-31页 |
·SoPC开发工具 | 第31-35页 |
·其他工具 | 第35-36页 |
·本章小结 | 第36-37页 |
第四章 IP核设计及验证 | 第37-47页 |
·用户IP核的结构层次与实现方法 | 第37-38页 |
·用户IP核的结构层次 | 第37-38页 |
·用户IP核的实现方法 | 第38页 |
·视频播放接口实现 | 第38-39页 |
·LCD IP核在ISE中的实现与验证 | 第39-44页 |
·图像的存储及访问 | 第39-41页 |
·LCD IP核的实现 | 第41-43页 |
·LCD IP核验证 | 第43-44页 |
·显示效果 | 第44页 |
·定制IP在EDK中的使用 | 第44-46页 |
·LCD IP核到PLB总线的挂接 | 第44-46页 |
·TFT LCD IP核的使用 | 第46页 |
·本章小结 | 第46-47页 |
第五章 解码系统的实现 | 第47-57页 |
·硬件系统 | 第47-48页 |
·软件系统 | 第48-53页 |
·MPEG-4 SP在PowerPC上的实现 | 第48-51页 |
·ML310上MPEG-4 SP的优化 | 第51-53页 |
·PowerPC解码与LCD播放的同步 | 第53页 |
·YCrCb转化为RGB | 第53-54页 |
·系统地址分配 | 第54页 |
·实验过程及结果统计 | 第54-56页 |
·优化参数设置 | 第55页 |
·实验运行过程 | 第55页 |
·视频解码效果分析 | 第55-56页 |
·本章小结 | 第56-57页 |
第六章 总结和展望 | 第57-59页 |
·论文总结 | 第57页 |
·今后的工作及展望 | 第57-59页 |
参考文献 | 第59-61页 |
致谢 | 第61-63页 |
研究生期间发表的论文 | 第63页 |