基于延迟锁相环的时钟发生器设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·研究背景 | 第7-8页 |
·国内外发展现状与课题研究的意义 | 第8-9页 |
·本文的主要研究内容与创新点 | 第9-13页 |
第二章 时钟发生器技术 | 第13-25页 |
·锁相环 | 第13-19页 |
·锁相环的工作原理 | 第13-17页 |
·锁相环的分类 | 第17-18页 |
·锁相环的工作状态 | 第18-19页 |
·锁相环的应用 | 第19页 |
·延迟锁相环 | 第19-21页 |
·频率合成器 | 第21-24页 |
·本章小结 | 第24-25页 |
第三章 时钟锁相电路的设计 | 第25-41页 |
·时钟周期测量电路 | 第25-27页 |
·多相时钟产生电路 | 第27-31页 |
·主译码器 | 第28-29页 |
·精调电路 | 第29-30页 |
·数据选择器 | 第30-31页 |
·相位误差补偿电路 | 第31-34页 |
·控制电路 | 第34-40页 |
·时钟镜像信号产生电路 | 第34-36页 |
·测量开始信号产生电路 | 第36-37页 |
·测量结束信号产生电路 | 第37-38页 |
·控制信号产生电路 | 第38-40页 |
·本章小结 | 第40-41页 |
第四章 倍频器的设计 | 第41-53页 |
·译码器 | 第41-43页 |
·脉冲发生电路 | 第43-44页 |
·脉冲组合电路 | 第44-51页 |
·本章小结 | 第51-53页 |
第五章 抗谐波锁定电路的设计 | 第53-61页 |
·谐波锁定的机理 | 第53-54页 |
·抗谐波锁定电路 | 第54-59页 |
·本章小结 | 第59-61页 |
第六章 基于DLL的时钟发生器的总体仿真 | 第61-65页 |
第七章 结论与展望 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-73页 |
硕士研究生在读期间参加的科研项目 | 第73-74页 |