首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于延迟锁相环的时钟发生器设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·研究背景第7-8页
   ·国内外发展现状与课题研究的意义第8-9页
   ·本文的主要研究内容与创新点第9-13页
第二章 时钟发生器技术第13-25页
   ·锁相环第13-19页
     ·锁相环的工作原理第13-17页
     ·锁相环的分类第17-18页
     ·锁相环的工作状态第18-19页
     ·锁相环的应用第19页
   ·延迟锁相环第19-21页
   ·频率合成器第21-24页
   ·本章小结第24-25页
第三章 时钟锁相电路的设计第25-41页
   ·时钟周期测量电路第25-27页
   ·多相时钟产生电路第27-31页
     ·主译码器第28-29页
     ·精调电路第29-30页
     ·数据选择器第30-31页
   ·相位误差补偿电路第31-34页
   ·控制电路第34-40页
     ·时钟镜像信号产生电路第34-36页
     ·测量开始信号产生电路第36-37页
     ·测量结束信号产生电路第37-38页
     ·控制信号产生电路第38-40页
   ·本章小结第40-41页
第四章 倍频器的设计第41-53页
   ·译码器第41-43页
   ·脉冲发生电路第43-44页
   ·脉冲组合电路第44-51页
   ·本章小结第51-53页
第五章 抗谐波锁定电路的设计第53-61页
   ·谐波锁定的机理第53-54页
   ·抗谐波锁定电路第54-59页
   ·本章小结第59-61页
第六章 基于DLL的时钟发生器的总体仿真第61-65页
第七章 结论与展望第65-67页
致谢第67-69页
参考文献第69-73页
硕士研究生在读期间参加的科研项目第73-74页

论文共74页,点击 下载论文
上一篇:基于NoC系统的低摆幅互连设计方法研究
下一篇:总线编码方法研究及其FPGA验证