12位流水线型A/D转换器设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-10页 |
| ·课题的目的及意义 | 第7-8页 |
| ·模数转换器的发展历史及国内外现状 | 第8页 |
| ·论文的主要工作和结构 | 第8-10页 |
| 2 A/D转换器的工作原理及分类 | 第10-21页 |
| ·工作原理 | 第10-11页 |
| ·A/D转换器的性能参数 | 第11-15页 |
| ·量化误差 | 第11-12页 |
| ·非线性误差 | 第12-13页 |
| ·失调误差 | 第13页 |
| ·增益误差 | 第13-14页 |
| ·信噪比(SNR) | 第14页 |
| ·信噪失真比(SNDR) | 第14页 |
| ·无杂波动态范围(SFDR) | 第14-15页 |
| ·总谐波失真(THD) | 第15页 |
| ·A/D转换器的分类 | 第15-21页 |
| ·闪烁型模数转换器 | 第15-16页 |
| ·两步型模数转换器 | 第16页 |
| ·逐次逼近型模数转换器 | 第16-17页 |
| ·积分型模数转换器 | 第17-19页 |
| ·流水线型模数转换器 | 第19页 |
| ·ΣΔ型模数转换器 | 第19-20页 |
| ·并行型模数转换器 | 第20-21页 |
| 3 12位流水线型A/D转换器系统级设计 | 第21-39页 |
| ·整体设计 | 第21-22页 |
| ·采样保持电路设计 | 第22-26页 |
| ·采样保持电路的原理和结构 | 第22-24页 |
| ·采样电容大小的确定 | 第24-25页 |
| ·运算放大器参数的确定 | 第25-26页 |
| ·第1级流水线电路设计 | 第26-31页 |
| ·整体电路结构设计 | 第26-27页 |
| ·4位子ADC电路设计 | 第27页 |
| ·4位余量增益电路设计 | 第27-31页 |
| ·第2级流水线电路设计 | 第31-34页 |
| ·整体电路设计 | 第31页 |
| ·1.5位子ADC电路设计 | 第31页 |
| ·1.5位余量增益电路设计 | 第31-34页 |
| ·第3级至第7级流水线电路设计 | 第34页 |
| ·第8级流水线电路设计 | 第34-35页 |
| ·数字校正电路设计 | 第35-39页 |
| ·结合本设计的数字校正算法介绍 | 第35-36页 |
| ·数字校正的原理 | 第36-37页 |
| ·数字校正电路 | 第37-39页 |
| 4 A/D转换器关键单元的电路级设计 | 第39-51页 |
| ·采样保持电路关键单元设计 | 第39-42页 |
| ·线性自举开关设计 | 第39页 |
| ·运算放大器设计 | 第39-42页 |
| ·第1级流水线关键单元设计 | 第42-47页 |
| ·预放大动态锁存比较器设计 | 第42页 |
| ·译码器设计 | 第42-45页 |
| ·运算放大器设计 | 第45-47页 |
| ·第2级流水线电路设计 | 第47-48页 |
| ·比较器设计 | 第47页 |
| ·运算放大器设计 | 第47-48页 |
| ·第3至第7级流水线电路设计 | 第48-49页 |
| ·第8级流水线电路设计 | 第49页 |
| ·数字校正电路设计 | 第49-51页 |
| ·移位寄存器设计 | 第49-50页 |
| ·加法器设计 | 第50-51页 |
| 5 电路的仿真及结果分析 | 第51-60页 |
| ·线性自举开关的仿真 | 第51页 |
| ·动态锁存比较器的仿真 | 第51-52页 |
| ·采样保持电路的仿真 | 第52-53页 |
| ·第1级MDAC的仿真 | 第53-54页 |
| ·第2级MDAC的仿真 | 第54-55页 |
| ·第3级至第7级MDAC的仿真 | 第55-56页 |
| ·延迟单元的仿真 | 第56页 |
| ·整体电路的仿真 | 第56-60页 |
| 6 结论 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-63页 |