基于IXP2400网络处理器的包过滤防火墙的设计与实现
| 目录 | 第1-6页 |
| 摘要 | 第6-7页 |
| ABSTRACT | 第7-8页 |
| 第一章 绪论 | 第8-12页 |
| ·研究背景 | 第8-10页 |
| ·防火墙技术与需求分析 | 第8-9页 |
| ·基于网络处理器的防火墙现状 | 第9-10页 |
| ·研究内容 | 第10页 |
| ·本文安排 | 第10-12页 |
| 第二章 INTEL IXP2400网络处理器 | 第12-27页 |
| ·IXP2400概述 | 第12页 |
| ·IXP2400主要硬件单元 | 第12-17页 |
| ·Xscale核心处理器 | 第13页 |
| ·微引擎 | 第13-15页 |
| ·DRAM控制器 | 第15页 |
| ·SRAM控制器 | 第15-16页 |
| ·SHaC单元 | 第16页 |
| ·MSF | 第16-17页 |
| ·PCI控制器 | 第17页 |
| ·IXP2400并行处理模式 | 第17-19页 |
| ·微引擎间的并行 | 第17页 |
| ·微引擎内部的并行 | 第17-18页 |
| ·微引擎与Xscale核之间的并行 | 第18-19页 |
| ·IXP2400的编程 | 第19-27页 |
| ·微块 | 第20-21页 |
| ·微引擎编程中的同步问题 | 第21-22页 |
| ·微引擎编程中的包排序问题 | 第22-27页 |
| 第三章 系统设计 | 第27-35页 |
| ·总体设计 | 第27页 |
| ·系统结构设计 | 第27-29页 |
| ·系统总体流程 | 第29页 |
| ·软件流水线设计 | 第29-31页 |
| ·软件流水线的构成 | 第29-30页 |
| ·流水线级的连接 | 第30-31页 |
| ·软件模块设计 | 第31-33页 |
| ·微引擎分配原则 | 第31-32页 |
| ·软件模块组成 | 第32页 |
| ·微引擎任务指派 | 第32页 |
| ·软件模块功能描述 | 第32-33页 |
| ·内存使用分配 | 第33-35页 |
| 第四章 基本数据通路构建 | 第35-46页 |
| ·数据包流程概述 | 第35页 |
| ·接收处理概述 | 第35页 |
| ·发送处理概述 | 第35页 |
| ·接收处理 | 第35-37页 |
| ·接收状态机 | 第35-36页 |
| ·接收处理流程 | 第36-37页 |
| ·发送处理 | 第37-42页 |
| ·数据包转发 | 第37-39页 |
| ·Trie表格式 | 第37页 |
| ·路由表的创建 | 第37-38页 |
| ·LPM路由查询 | 第38-39页 |
| ·队列管理和调度 | 第39-42页 |
| ·队列管理 | 第39-41页 |
| ·调度模块 | 第41-42页 |
| ·数据包发送 | 第42页 |
| ·主要数据结构 | 第42-46页 |
| ·接收状态 | 第42-43页 |
| ·路由转发 | 第43-44页 |
| ·发送状态 | 第44-46页 |
| 第五章 防火墙功能实现 | 第46-60页 |
| ·静态包过滤的实现 | 第46-51页 |
| ·包过滤技术概述 | 第46页 |
| ·过滤特性分析 | 第46-49页 |
| ·静态包过滤模块设计 | 第49-50页 |
| ·静态包过滤流程 | 第50页 |
| ·主要数据结构 | 第50-51页 |
| ·动态包过滤的实现 | 第51-54页 |
| ·动态包过滤的方法 | 第51-52页 |
| ·动态包过滤模块设计 | 第52页 |
| ·动态包过滤流程 | 第52-53页 |
| ·主要数据结构 | 第53-54页 |
| ·NAT的实现 | 第54-60页 |
| ·NAT的原理 | 第54-55页 |
| ·NAT的类型 | 第55-56页 |
| ·动态NAT模块设计 | 第56-57页 |
| ·动态NAT模块流程 | 第57-58页 |
| ·主要数据结构 | 第58-60页 |
| 第六章 性能测试 | 第60-63页 |
| ·系统性能估算 | 第60页 |
| ·系统模块分析 | 第60-61页 |
| ·仿真测试 | 第61-63页 |
| 第七章 结束语 | 第63-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-67页 |
| 发表论文情况 | 第67页 |