| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-15页 |
| ·本课题提出的背景及意义 | 第7-8页 |
| ·方案的提出及意义 | 第8-11页 |
| ·研究与应用现状 | 第11-13页 |
| ·论文的主要任务及内容 | 第13-15页 |
| 第二章 系统软硬件介绍 | 第15-25页 |
| ·QuartusⅡ开发软件简介 | 第15-17页 |
| ·QuartusⅡ软件的主要设计特性 | 第15-16页 |
| ·SignalTapⅡ嵌入式逻辑分析仪的使用 | 第16页 |
| ·SOPC Builder 开发工具简介 | 第16-17页 |
| ·开发板简介 | 第17-18页 |
| ·主要的器件和特性 | 第17-18页 |
| ·Cyclone 器件简介 | 第18-25页 |
| ·特性和封装 | 第18-19页 |
| ·器件配置 | 第19-22页 |
| ·下载电缆 | 第22-25页 |
| 第三章 AES 算法简介 | 第25-34页 |
| ·加密算法 | 第25-27页 |
| ·对称密码算法 | 第25-26页 |
| ·分组密码 | 第26-27页 |
| ·AES 算法的由来 | 第27页 |
| ·AES 的基本结构 | 第27-28页 |
| ·状态State、加密密钥Cipher Key 和算法轮数 | 第27-28页 |
| ·AES 算法具体描述 | 第28-31页 |
| ·轮变换(the round transformation)及其实现 | 第29-31页 |
| ·AES 的解密过程 | 第31页 |
| ·密钥扩展过程 | 第31-33页 |
| ·小结 | 第33-34页 |
| 第四章 密钥扩展部分 | 第34-49页 |
| ·密钥扩展部分系统框图 | 第34-48页 |
| ·键盘输入128 位密钥 | 第34-36页 |
| ·密钥扩展模块 | 第36-44页 |
| ·顺序写地址产生模块 | 第44-45页 |
| ·1286its RAM 模块 | 第45-46页 |
| ·“PLL”模块 | 第46-48页 |
| ·总结 | 第48-49页 |
| 第五章 USB 部分 | 第49-61页 |
| ·Usb 简介 | 第49页 |
| ·本系统USB 使用 | 第49页 |
| ·CY7C68013 介绍 | 第49-52页 |
| ·CY7C68013 特点 | 第49-50页 |
| ·引脚说明 | 第50-52页 |
| ·USB 部分原理图 | 第52页 |
| ·控制面板简介 | 第52-54页 |
| ·控制面板源程序 | 第53-54页 |
| ·固件编程 | 第54-57页 |
| ·应用程序 | 第57-59页 |
| ·接收USB 数据部分 | 第59-61页 |
| 第六章 总结 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 发表论文和科研情况说明 | 第64-65页 |
| 发表的论文: | 第64页 |
| 参与的科研项目: | 第64-65页 |
| 附录A Visual Basic API 指南 | 第65-67页 |
| 附录B USB 上位机部分主要程序 | 第67-72页 |
| 致谢 | 第72页 |