10bits 100MSPS Pipelined ADC的采保和时钟电路研究与设计
| 第一章 引言 | 第1-14页 |
| ·国内外研究状况和进展 | 第8-12页 |
| ·课题的目的和意义 | 第12-13页 |
| ·论文的主要内容 | 第13-14页 |
| 第二章 流水线ADC 系统级仿真 | 第14-31页 |
| ·流水线ADC 结构 | 第14-16页 |
| ·采样定理及其系统仿真 | 第16-20页 |
| ·理论分析 | 第16-18页 |
| ·系统仿真 | 第18-20页 |
| ·级转换电路系统仿真 | 第20-25页 |
| ·级转换电路的理想特性 | 第20-21页 |
| ·乘2 运放电路引入的误差 | 第21-23页 |
| ·子DAC 基准偏差引入的误差 | 第23-24页 |
| ·子ADC 基准偏差引入的误差 | 第24-25页 |
| ·流水线ADC 整体结构系统级仿真 | 第25-31页 |
| ·级转换电路对ADC 系统的影响 | 第25-28页 |
| ·ADC 的系统指标仿真 | 第28-31页 |
| 第三章 采保电路的研究 | 第31-49页 |
| ·采样保持电路的结构 | 第31-33页 |
| ·简化模型 | 第31-32页 |
| ·开环结构 | 第32页 |
| ·闭环结构 | 第32-33页 |
| ·采样开关 | 第33-42页 |
| ·MOSFETs 开关 | 第33-34页 |
| ·MOSFETs 采样开关的非理想因素 | 第34-40页 |
| ·消除衬偏的全差分采样开关 | 第40-42页 |
| ·采保运放的基本设计理论 | 第42-49页 |
| ·常用结构综合考虑 | 第42页 |
| ·偏置的考虑 | 第42-43页 |
| ·共模反馈设计 | 第43-44页 |
| ·运放的设计思路 | 第44-47页 |
| ·噪声的考虑 | 第47-49页 |
| 第四章 采保电路的电路拓扑及仿真结果 | 第49-64页 |
| ·前置单位增益跟随器 | 第49-50页 |
| ·消除衬偏的采样开关 | 第50-51页 |
| ·采保内部的时钟产生电路 | 第51页 |
| ·采保运放 | 第51-56页 |
| ·核心运放结构 | 第51-55页 |
| ·采保运放的偏置电路 | 第55页 |
| ·共模反馈电路 | 第55-56页 |
| ·采保电路的总体拓扑及仿真结果 | 第56-64页 |
| ·采保系统总体结构 | 第56-59页 |
| ·采保总体电路的仿真结果 | 第59-64页 |
| 第五章 时钟电路的拓扑与仿真结果 | 第64-66页 |
| ·系统时钟的电路拓扑 | 第64-65页 |
| ·系统时钟的仿真结果 | 第65-66页 |
| 第六章 结论 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 致谢 | 第70-71页 |
| 个人简介、在学期间发表的论文 | 第71页 |