独创性声明 | 第1页 |
关于论文使用授权的说明 | 第3-4页 |
摘要 | 第4-5页 |
Abstract | 第5-9页 |
第一章 引言 | 第9-11页 |
·研究的背景与意义 | 第9页 |
·设计研究的内容以及目标 | 第9-10页 |
·先进的设计手段以及设计工艺 | 第10-11页 |
第二章 8051 系列单片机的结构 | 第11-14页 |
·MCS-8051 外观以及引脚说明 | 第11-13页 |
·MCS-8051 内部框图 | 第13-14页 |
第三章 MCS-51 软核的模块设计 | 第14-28页 |
·总体结构划分 | 第14-15页 |
·特殊寄存器的设计 | 第15-19页 |
·累加寄存器ACC | 第15-16页 |
·程序状态字寄存器PSW | 第16-17页 |
·堆栈指针SP | 第17页 |
·程序计数器PC | 第17-18页 |
·数据指针DPTR | 第18-19页 |
·中断系统的设计 | 第19-23页 |
·定时/计数器的设计 | 第19-21页 |
·中断控制模块的设计 | 第21-23页 |
·存储器系统设计 | 第23-24页 |
·程序存储器 | 第23-24页 |
·数据存储器 | 第24页 |
·并行I/O 口设计 | 第24-28页 |
·操作方式 | 第25页 |
·内部结构 | 第25-26页 |
·端口的VHDL 实现 | 第26-28页 |
第四章 MCS-51 软核的时序设计 | 第28-44页 |
·内部指令执行流程 | 第28-37页 |
·时钟的划分 | 第28-29页 |
·读指令 | 第29页 |
·译码 | 第29-30页 |
·取操作数 | 第30-33页 |
·ALU 运算 | 第33-35页 |
·回写数据 | 第35-36页 |
·一些特殊指令的处理 | 第36-37页 |
·指令的执行时序定义 | 第37-39页 |
·指令长度与时序的关系 | 第37页 |
·时序的分配原则 | 第37-38页 |
·单周期双字节指令 | 第38-39页 |
·总线的时序分配 | 第39页 |
·一些特殊指令的时序 | 第39-44页 |
·PC 与堆栈类指令 | 第40页 |
·与外部存储器有关的指令 | 第40-44页 |
·电路连接方法 | 第40-41页 |
·MOVC 指令的时序分析 | 第41-43页 |
·MOVX 类指令的时序分析 | 第43-44页 |
第五章 DS80C320 的模块划分 | 第44-61页 |
·DS80C320 对8051 单片机的继承与发展 | 第44-46页 |
·兼容性 | 第44-45页 |
·拓展性 | 第45-46页 |
·DS80C320 的内部结构设计 | 第46-48页 |
·定时器2 的设计 | 第48-53页 |
·功能以及与其它模块的接口介绍 | 第48-50页 |
·定时器2 的模块设计 | 第50-53页 |
·串行口的设计 | 第53-61页 |
·串口功能分析 | 第53-55页 |
·串行口的模块划分 | 第55-58页 |
·串行口与P 端口的通信过程 | 第58-60页 |
·串行口与中断系统的通信 | 第60-61页 |
第六章 DS80C320 的时序设计 | 第61-78页 |
·DS80C320 执行流程设计 | 第61-65页 |
·DS80C320 指令执行流程介绍 | 第61-63页 |
·指令执行时其他控制信号的变化 | 第63-64页 |
·复位之后的特殊处理 | 第64-65页 |
·DS80C320 的时序设计 | 第65-78页 |
·信号时序的划分与控制 | 第65-67页 |
·单字节单周期指令 | 第67-69页 |
·跳转类指令 | 第69-70页 |
·特殊类指令之一:MOVC 与MOVX | 第70-71页 |
·特殊类指令之二:PC 与堆栈联系的指令 | 第71-73页 |
·特殊类指令之三:需要提前发送目的地址的指令 | 第73-75页 |
·特殊类指令之四:乘法与除法指令 | 第75页 |
·中断控制系统的时序 | 第75-77页 |
·定时器的计时时序 | 第77-78页 |
第七章 测试与验证 | 第78-87页 |
·测试的原理以及方法 | 第78-79页 |
·测试平台的建立 | 第79-80页 |
·仿真与测试 | 第80-86页 |
·指令级测试 | 第81-84页 |
·系统级测试 | 第84-86页 |
·性能总结与比较 | 第86-87页 |
第八章 结论 | 第87-88页 |
致 谢 | 第88-89页 |
参考文献 | 第89-90页 |
个人简历 | 第90页 |