| 摘要 | 第1-3页 |
| Abstract | 第3-4页 |
| 目录 | 第4-6页 |
| 1 引言 | 第6-11页 |
| ·研究背景 | 第6-7页 |
| ·国内外研究现状 | 第7-9页 |
| ·本文主要贡献及内容安排 | 第9-10页 |
| 参考文献 | 第10-11页 |
| 2 中频信号的采样、正交变换、下变频及滤波器设计 | 第11-21页 |
| ·采样频率的选择 | 第11-12页 |
| ·数字信号正交变换方案的选取 | 第12-13页 |
| ·抽取率的选择 | 第13-16页 |
| ·数字滤波器的设计 | 第16-20页 |
| 参考文献 | 第20-21页 |
| 3 基于AD6620的数字中频接收机的调试及试验结果 | 第21-27页 |
| ·原理框图及工作原理 | 第21-22页 |
| ·测试结果 | 第22-24页 |
| ·调试中仍存在的问题 | 第24-26页 |
| 参考文献 | 第26-27页 |
| 4 基于AD6635的数字中频接收机的设计与实现 | 第27-49页 |
| ·基于AD6635的数字中频接收机的结构与原理 | 第27-28页 |
| ·模/数转换电路的设计 | 第28-30页 |
| ·数字下变频电路的设计 | 第30-34页 |
| ·数据存储模块的设计 | 第34-35页 |
| ·PCI总线接口模块的设计 | 第35-37页 |
| ·控制模块的设计 | 第37-39页 |
| ·电源模块 | 第39-41页 |
| ·印制电路板的制作 | 第41-43页 |
| ·印制电路板的调试与测试结果 | 第43-48页 |
| 参考文献 | 第48-49页 |
| 5 LVDS高速串行数据总线电路的设计及硬件实现 | 第49-56页 |
| ·LVDS高速串行数据总线试验电路的工作框图 | 第49-50页 |
| ·LVDS电路的原理设计 | 第50-51页 |
| ·LVDS电路的PCB设计 | 第51-53页 |
| ·LVDS电路的性能测试 | 第53-55页 |
| 参考文献 | 第55-56页 |
| 6 结束语 | 第56-57页 |
| 致谢 | 第57-58页 |
| 攻读硕士期间发表的论文和参与的科研项目 | 第58页 |