摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·数字电视地面传输国家标准接收框图 | 第9页 |
·研究LDPC 码的意义 | 第9-10页 |
·LDPC 码的实现和应用方面 | 第10页 |
·数字电视地面广播标准 | 第10-12页 |
·国际上的三个标准 | 第11-12页 |
·地面广播国标 | 第12页 |
·本文主要内容 | 第12-13页 |
第二章 LDPC 简介 | 第13-18页 |
·LDPC 码的定义 | 第13页 |
·LDPC 码的 Tanner 图表示法 | 第13-14页 |
·LDPC 码的生成矩阵表示法 | 第14-15页 |
·LDPC 的分类 | 第15-16页 |
·规则码和非规则码 | 第15-16页 |
·二元域和多元域的码 | 第16页 |
·LDPC 纠错举例 | 第16-17页 |
·本章小结 | 第17-18页 |
第三章 LDPC 的ASIC 设计流程和工具简介 | 第18-26页 |
·Verilog HDL 简介 | 第18-19页 |
·FPGA 设计流程 | 第19-20页 |
·ASIC 设计的主要流程 | 第20-22页 |
·ASIC 前端设计工具介绍 | 第22-24页 |
·Modelsim 简介 | 第22-23页 |
·Synplify Pro/Synplify 简介 | 第23页 |
·Xilinx ISE 简介 | 第23-24页 |
·ASIC 后端设计工具介绍 | 第24-25页 |
·Prime Time 简介 | 第24页 |
·Formality 简介 | 第24页 |
·Power Compiler 简介 | 第24-25页 |
·TetraMAX ATPG 简介 | 第25页 |
·VCS 简介 | 第25页 |
·DFT Compiler 简介 | 第25页 |
·本章小结 | 第25-26页 |
第四章 LDPC 解码算法实现及性能仿真 | 第26-35页 |
·和积算法与最小和算法 | 第26-27页 |
·和积算法 | 第26-27页 |
·最小和算法 | 第27页 |
·分层修正最小和算法 | 第27-29页 |
·DTMB 标准中LDPC 简介 | 第29-30页 |
·LDPC 解码最小和 Matlab 算法实现 | 第30-32页 |
·LDPC 解码分层修正最小和 Matlab 算法实现 | 第32-34页 |
·本章小结 | 第34-35页 |
第五章 LDPC 的硬件实现及FPGA 测试 | 第35-42页 |
·LDPC 码译码器的硬件结构 | 第35-36页 |
·全并行结构 | 第35-36页 |
·串行结构 | 第36页 |
·部分并行结构 | 第36页 |
·整体框图设计 | 第36-38页 |
·本设计结构及优点 | 第38页 |
·输入输出接口介绍 | 第38-39页 |
·基于FPGA 的实现与测试结果 | 第39-41页 |
·本章小结 | 第41-42页 |
第六章 LDPC 的后端综合和时序分析 | 第42-50页 |
·基本综合流程 | 第42页 |
·逻辑综合 | 第42-43页 |
·DC 综合的过程 | 第42页 |
·DC 的综合策略 | 第42-43页 |
·DC 的综合步骤 | 第43-44页 |
·DC 的综合 tcl 脚本说明 | 第44-46页 |
·设置库 | 第44页 |
·读文件 | 第44页 |
·加约束文件 | 第44-45页 |
·编译 | 第45页 |
·综合输出 | 第45页 |
·主要约束命令说明 | 第45-46页 |
·综合结果 | 第46-47页 |
·静态时序分析 | 第47页 |
·Prime Time 基本特点和功能 | 第47-48页 |
·Prime Time 时序分析流程 | 第48页 |
·PT 的综合 tcl 脚本说明 | 第48-49页 |
·设置库及路径 | 第48页 |
·读入网表文件 | 第48页 |
·指定当前设计 | 第48页 |
·加约束文件 | 第48页 |
·查看报告 | 第48-49页 |
·本章小结 | 第49-50页 |
第七章 总结和展望 | 第50-52页 |
·研究工作总结 | 第50页 |
·研究工作展望 | 第50-52页 |
参考文献 | 第52-55页 |
攻读硕士期间发表的论文 | 第55-56页 |
致谢 | 第56页 |