首页--工业技术论文--无线电电子学、电信技术论文--电视论文--电视信号的传输论文

地面数字电视广播LDPC信道解码的算法及FPGA实现

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-13页
   ·数字电视地面传输国家标准接收框图第9页
   ·研究LDPC 码的意义第9-10页
   ·LDPC 码的实现和应用方面第10页
   ·数字电视地面广播标准第10-12页
     ·国际上的三个标准第11-12页
     ·地面广播国标第12页
   ·本文主要内容第12-13页
第二章 LDPC 简介第13-18页
   ·LDPC 码的定义第13页
   ·LDPC 码的 Tanner 图表示法第13-14页
   ·LDPC 码的生成矩阵表示法第14-15页
   ·LDPC 的分类第15-16页
     ·规则码和非规则码第15-16页
     ·二元域和多元域的码第16页
   ·LDPC 纠错举例第16-17页
   ·本章小结第17-18页
第三章 LDPC 的ASIC 设计流程和工具简介第18-26页
   ·Verilog HDL 简介第18-19页
   ·FPGA 设计流程第19-20页
   ·ASIC 设计的主要流程第20-22页
   ·ASIC 前端设计工具介绍第22-24页
     ·Modelsim 简介第22-23页
     ·Synplify Pro/Synplify 简介第23页
     ·Xilinx ISE 简介第23-24页
   ·ASIC 后端设计工具介绍第24-25页
     ·Prime Time 简介第24页
     ·Formality 简介第24页
     ·Power Compiler 简介第24-25页
     ·TetraMAX ATPG 简介第25页
     ·VCS 简介第25页
     ·DFT Compiler 简介第25页
   ·本章小结第25-26页
第四章 LDPC 解码算法实现及性能仿真第26-35页
   ·和积算法与最小和算法第26-27页
     ·和积算法第26-27页
     ·最小和算法第27页
   ·分层修正最小和算法第27-29页
   ·DTMB 标准中LDPC 简介第29-30页
   ·LDPC 解码最小和 Matlab 算法实现第30-32页
   ·LDPC 解码分层修正最小和 Matlab 算法实现第32-34页
   ·本章小结第34-35页
第五章 LDPC 的硬件实现及FPGA 测试第35-42页
   ·LDPC 码译码器的硬件结构第35-36页
     ·全并行结构第35-36页
     ·串行结构第36页
     ·部分并行结构第36页
   ·整体框图设计第36-38页
   ·本设计结构及优点第38页
   ·输入输出接口介绍第38-39页
   ·基于FPGA 的实现与测试结果第39-41页
   ·本章小结第41-42页
第六章 LDPC 的后端综合和时序分析第42-50页
   ·基本综合流程第42页
   ·逻辑综合第42-43页
     ·DC 综合的过程第42页
     ·DC 的综合策略第42-43页
   ·DC 的综合步骤第43-44页
   ·DC 的综合 tcl 脚本说明第44-46页
     ·设置库第44页
     ·读文件第44页
     ·加约束文件第44-45页
     ·编译第45页
     ·综合输出第45页
     ·主要约束命令说明第45-46页
   ·综合结果第46-47页
   ·静态时序分析第47页
   ·Prime Time 基本特点和功能第47-48页
   ·Prime Time 时序分析流程第48页
   ·PT 的综合 tcl 脚本说明第48-49页
     ·设置库及路径第48页
     ·读入网表文件第48页
     ·指定当前设计第48页
     ·加约束文件第48页
     ·查看报告第48-49页
   ·本章小结第49-50页
第七章 总结和展望第50-52页
   ·研究工作总结第50页
   ·研究工作展望第50-52页
参考文献第52-55页
攻读硕士期间发表的论文第55-56页
致谢第56页

论文共56页,点击 下载论文
上一篇:高压大功率变频器拓扑结构及其智能控制
下一篇:基于ASIC的直接数字频率合成器前端设计与实现