24位高精度∑~△调制ADC数字部分的实现
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·背景和意义 | 第9-10页 |
·国内外发展现状 | 第10-11页 |
·本论文所作的工作 | 第11-13页 |
第二章 ADC基本理论研究 | 第13-27页 |
·传统ADC实现方式 | 第13-16页 |
·全并行模拟/数字转换 | 第13-14页 |
·两步型模拟/数字转换 | 第14-15页 |
·流水线型模拟/数字转换 | 第15页 |
·逐次逼近型模拟/数字转换 | 第15-16页 |
·Σ~Δ模拟/数字转换基本原理与结构 | 第16-27页 |
第三章Σ~Δ调制器的研究 | 第27-35页 |
·一阶Σ~Δ调制器 | 第27-30页 |
·高阶Σ~Δ调制器 | 第30-32页 |
·Σ~ΔADCs调制器主要研究方向和新技术探索 | 第32-35页 |
第四章 数字抽取滤波器研究 | 第35-45页 |
·数字滤波和采样抽取 | 第35-36页 |
·采样速率、转折频率和数据输出速率 | 第36-38页 |
·梳状滤波器及其在Σ~Δ型模数转换器中的应用 | 第38-45页 |
·梳状滤波器的频率特性 | 第38-41页 |
·梳状滤波器在Σ~Δ型模数转换器中的应用 | 第41-42页 |
·梳状滤波器抽取后信号的频谱特性 | 第42-43页 |
·梳状滤波器输出信号的噪声功率 | 第43-45页 |
第五章 系统设计 | 第45-55页 |
·芯片总体规格设定 | 第45-51页 |
·芯片功能说明 | 第45-46页 |
·芯片管脚定义 | 第46-48页 |
·芯片规格实现方法及所需关键技术 | 第48-49页 |
·芯片特性 | 第49-51页 |
·数字部分设计规格 | 第51-55页 |
·数字模块架构 | 第51-52页 |
·数字模块描述 | 第52-55页 |
第六章 数字部分设计实现 | 第55-79页 |
·数字部分设计流程 | 第55-56页 |
·梳状滤波器的设计优化 | 第56-61页 |
·梳状滤波器设计 | 第56-58页 |
·CIC降频滤波器的特点 | 第58页 |
·一种有效的降采样转置法则一置换原则 | 第58-59页 |
·置换原则在梳状滤波器中的应用 | 第59-61页 |
·各个模块的设计 | 第61-66页 |
·数字滤波器设计 | 第61-63页 |
·陷波模块的设计 | 第63-64页 |
·平滑模块的设计 | 第64-65页 |
·SPI接口模块的设计 | 第65-66页 |
·控制模块的设计 | 第66页 |
·仿真及测试结果 | 第66-79页 |
第七章 结束语 | 第79-81页 |
致谢 | 第81-83页 |
参考文献 | 第83-86页 |
研究成果 | 第86-87页 |