摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第1章 绪论 | 第8-12页 |
·逻辑分析仪概述、发展现状及趋势 | 第8-10页 |
·虚拟仪器及其发展前景 | 第10-12页 |
第2章 系统方案的选取 | 第12-18页 |
·逻辑分析仪的指标 | 第12页 |
·逻辑分析仪设计方案选择 | 第12-18页 |
第3章 虚拟逻辑分析仪的硬件系统结构 | 第18-36页 |
·时钟模块 | 第18-21页 |
·数据采集模块 | 第21-25页 |
·触发模块 | 第25-30页 |
·存储模块 | 第30-32页 |
·通讯模块 | 第32-34页 |
·电源模块 | 第34-36页 |
第4章 虚拟逻辑分析仪 LabVIEW 程序设计 | 第36-39页 |
·LabVIEW 运行机制和特点简介 | 第36页 |
·虚拟逻辑分析仪软面板设计 | 第36-39页 |
第5章 虚拟逻辑分析仪的通讯设计 | 第39-47页 |
·逻辑分析仪硬件和 VEMIS 控制器之间的通讯 | 第39-42页 |
·双口 RAM—IDT7130 功能介绍 | 第39-40页 |
·双口 RAM—IDT7130 的实现 | 第40-42页 |
·VEMIS 控制器和 LabVIEW 之间的通讯 | 第42-47页 |
·VEMIS 控制器中命令的简介 | 第42-44页 |
·LabVIEW 与 USB 的接口设计 | 第44-47页 |
第6章 设计实物图及实测结果图 | 第47-50页 |
第7章 总结与展望 | 第50-52页 |
·总结 | 第50页 |
·展望 | 第50-52页 |
参考文献 | 第52-54页 |
作者简介 | 第54-55页 |
致谢 | 第55页 |