基于FPGA的多功能阵列雷达信号处理
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景与意义 | 第15页 |
1.2 研究现状及发展趋势 | 第15-16页 |
1.3 论文的主要内容安排 | 第16-19页 |
第二章 阵列雷达基本原理 | 第19-27页 |
2.1 基本工作原理 | 第19-20页 |
2.2 阵列信号模型 | 第20-22页 |
2.2.1 相控阵雷达的信号模型 | 第20-21页 |
2.2.2 MIMO雷达的信号模型 | 第21-22页 |
2.3 工作波形分析 | 第22-26页 |
2.3.1 正交波形原理 | 第22-23页 |
2.3.2 空域能量分布 | 第23-26页 |
2.4 本章小结 | 第26-27页 |
第三章 多功能阵列雷达信号处理 | 第27-53页 |
3.1 数字波束形成技术 | 第27-34页 |
3.1.1 数字波束形成基础 | 第27-30页 |
3.1.2 DBF的性能分析 | 第30-34页 |
3.2 阵列幅相误差原理及应用 | 第34-40页 |
3.2.1 幅相误差原理 | 第34-36页 |
3.2.2 阵列幅相误差对天线方向图的影响 | 第36-38页 |
3.2.3 基于幅相误差剔除旁瓣目标 | 第38-40页 |
3.3 脉冲压缩技术 | 第40-46页 |
3.3.1 脉冲压缩原理 | 第40-42页 |
3.3.2 脉冲压缩实现 | 第42-46页 |
3.4 不同工作模式的信号处理方法 | 第46-52页 |
3.4.1 传统相控阵模式信号处理方法 | 第46-48页 |
3.4.2 MIMO模式的信号处理方法 | 第48-52页 |
3.5 本章小结 | 第52-53页 |
第四章 多功能阵列雷达信号处理的FPGA设计 | 第53-75页 |
4.1 硬件资源概况 | 第53-54页 |
4.2 总体设计流程概述 | 第54-56页 |
4.2.1 功能需求分析 | 第54-55页 |
4.2.2 信号处理方案的FPGA设计 | 第55-56页 |
4.3 FPGA与雷达系统通信 | 第56-63页 |
4.3.1 线速率及光纤用户时钟确定 | 第57-58页 |
4.3.2 光纤收发模块 | 第58-60页 |
4.3.3 时钟校准功能 | 第60-63页 |
4.4 FPGA各模块设计与实现 | 第63-70页 |
4.4.1 回波数据解析模块 | 第63-64页 |
4.4.2 数据包头缓存模块 | 第64-66页 |
4.4.3 DBF处理及接收误差校正模块 | 第66-70页 |
4.4.4 组包数据传输模块 | 第70页 |
4.5 FPGA与DSP通信 | 第70-72页 |
4.5.1 RapidIO简介 | 第70-71页 |
4.5.2 RapidIO控制模块 | 第71-72页 |
4.6 本章小结 | 第72-75页 |
第五章 总结与展望 | 第75-77页 |
参考文献 | 第77-79页 |
致谢 | 第79-81页 |
作者简介 | 第81-82页 |