摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-16页 |
1.1 引言 | 第9-10页 |
1.2 国内外研究现状 | 第10-14页 |
1.3 本课题研究意义 | 第14页 |
1.4 本文主要内容 | 第14-16页 |
第二章 系统方案设计 | 第16-25页 |
2.1 系统设计要求 | 第16-17页 |
2.2 几种图像存储方案的阐述 | 第17-22页 |
2.2.1 基于JMH330/JMH330S的方案 | 第17-18页 |
2.2.2 PCI转接SATA接.方案 | 第18-20页 |
2.2.3 PCI-E转SATA接.方案 | 第20-21页 |
2.2.4 FPGA直接控制SATA硬盘方案 | 第21-22页 |
2.3 方案确定及芯片选择 | 第22-24页 |
2.4 本章小结 | 第24-25页 |
第三章 系统的硬件电路设计 | 第25-45页 |
3.1 图像输入模块 | 第25-31页 |
3.1.1 DVI视频输出格式 | 第26-27页 |
3.1.2 DVI输出电路 | 第27-29页 |
3.1.3 DVI布线注意事项 | 第29页 |
3.1.4 DDC接.设计 | 第29-31页 |
3.2 DDR SDRAM模块电路设计 | 第31-39页 |
3.2.1 DDR SDRAM硬件设计 | 第32-34页 |
3.2.2 DDR SDRAM工作原理 | 第34-37页 |
3.2.3 DDR SDRAM接.设计 | 第37-39页 |
3.3 系统外围电路设计 | 第39-44页 |
3.3.1 SATA参考时钟电路设计 | 第39-40页 |
3.3.2 电源系统设计 | 第40-42页 |
3.3.3 FPGA应用程序配置电路设计 | 第42-44页 |
3.4 本章小结 | 第44-45页 |
第四章 SATA控制器原理及实现 | 第45-64页 |
4.1 SATA控制器的架构 | 第45-47页 |
4.2 SATA的数据传输 | 第47-52页 |
4.2.1 基元、帧和FIS | 第47-48页 |
4.2.2 数据的同步与校验 | 第48-52页 |
4.2.2.1 数据的同步 | 第48-49页 |
4.2.2.2 数据的编码与校验 | 第49-50页 |
4.2.2.3 OOB信号的初始化 | 第50-52页 |
4.3 SATA控制器的FPGA设计 | 第52-63页 |
4.3.1 物理层设计 | 第52-55页 |
4.3.2 SATA链路层 | 第55-59页 |
4.3.3 传输层或命令层 | 第59-62页 |
4.3.4 SATA应用层 | 第62-63页 |
4.4 本章小节 | 第63-64页 |
第五章 系统各个模块的仿真、实验及结果分析 | 第64-73页 |
5.1 系统设计的综合 | 第64-67页 |
5.2 DDR SARAM控制器仿真 | 第67-69页 |
5.3 SATA模块验证 | 第69-72页 |
5.3.1 SATA硬件电路测试 | 第69-70页 |
5.3.2 SATA控制器的测试 | 第70-72页 |
5.4 本章小结 | 第72-73页 |
第六章 总结与展望 | 第73-75页 |
6.1 课题总结 | 第73-74页 |
6.1.1 论文主要工作 | 第73页 |
6.1.2 论文创新点 | 第73-74页 |
6.2 课题展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |
附录 | 第79-83页 |