USB3.0中指针暂停式弹性缓冲器的设计
摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-13页 |
1.1 USB的发展现状 | 第8-9页 |
1.2 论文研究背景 | 第9-11页 |
1.3 论文的研究内容 | 第11页 |
1.4 论文的组织结构 | 第11-13页 |
第二章 USB3.0中弹性缓冲器的作用区域 | 第13-25页 |
2.1 弹性缓冲器的作用区域 | 第13-14页 |
2.2 差分接收电路 | 第14-15页 |
2.3 时钟与数据恢复电路 | 第15-16页 |
2.4 串并转换电路 | 第16-19页 |
2.4.1 串并转换电路设计 | 第17-18页 |
2.4.2 树型结构串并转换电路 | 第18-19页 |
2.4.3 移位寄存器型串并转换电路 | 第19页 |
2.5 弹性缓冲电路 | 第19-20页 |
2.6 8B/10B解码电路 | 第20-22页 |
2.6.1 编码原理 | 第20-21页 |
2.6.2 解码原理 | 第21-22页 |
2.7 解扰电路 | 第22-23页 |
2.8 本章小结 | 第23-25页 |
第三章 弹性缓冲器的原理 | 第25-32页 |
3.1 弹性缓冲器的实现方式 | 第25页 |
3.2 弹性缓冲器的原理 | 第25-30页 |
3.3 弹性缓冲器的容量 | 第30-31页 |
3.4 本章小结 | 第31-32页 |
第四章 弹性缓冲器结构的设计 | 第32-39页 |
4.1 输入检测单元 | 第33页 |
4.2 写指针控制单元 | 第33-35页 |
4.3 储存器单元 | 第35页 |
4.4 同步单元 | 第35-36页 |
4.5 阈值监测单元 | 第36页 |
4.6 读指针控制单元 | 第36-37页 |
4.7 输出检测及控制单元 | 第37-38页 |
4.8 本章小结 | 第38-39页 |
第五章 流程设计与仿真结果 | 第39-46页 |
5.1 流程设计 | 第39-42页 |
5.2 仿真结果 | 第42-45页 |
5.3 本章小结 | 第45-46页 |
第六章 结论 | 第46-48页 |
6.1 总结 | 第46页 |
6.2 工作展望 | 第46-48页 |
参考文献 | 第48-51页 |
图表目录 | 第51-52页 |
致谢 | 第52-53页 |
参与的科研项目 | 第53页 |