摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 课题研究背景 | 第10-11页 |
1.2 波束形成抗干扰的发展动态 | 第11-12页 |
1.3 本文工作及内容安排 | 第12-14页 |
第二章 接收机模型及波束形成抗干扰算法基础 | 第14-24页 |
2.1 阵列信号接收模型 | 第14-16页 |
2.2 常见波束形成抗干扰算法 | 第16-21页 |
2.2.2 MVDR波束形成抗干扰算法 | 第17-18页 |
2.2.3 LCMV波束形成抗干扰算法 | 第18-19页 |
2.2.4 广义旁瓣对消算法 | 第19-20页 |
2.2.5 功率倒置波束形成抗干扰算法 | 第20-21页 |
2.3 抗干扰算法性能指标 | 第21-22页 |
2.3.1 波束形成输出方向图 | 第21-22页 |
2.3.2 波束形成输出信干噪比 | 第22页 |
2.4 波束形成算法仿真 | 第22-23页 |
2.4.1 MVDR、LCMV、GSC与功率倒置算法性能比较 | 第22-23页 |
2.5 本章小结 | 第23-24页 |
第三章 波束形成抗干扰算法研究及仿真 | 第24-41页 |
3.1 基于和差网络的波束形成抗干扰算法 | 第24-26页 |
3.2 空时二维抗干扰算法原理 | 第26-29页 |
3.2.1 空时二维算法基本模型 | 第27-28页 |
3.2.2 基于和差网络算法的空时维纳滤波器结构 | 第28-29页 |
3.3 自适应波束形成算法的权值计算 | 第29-36页 |
3.3.2 DMI算法 | 第30-33页 |
3.3.3 RLS算法 | 第33-34页 |
3.3.4 LMS算法 | 第34-36页 |
3.4 数字波束形成抗干扰算法仿真 | 第36-40页 |
3.4.1 功率倒置与基于和差网络的波束形成算法仿真比较 | 第36-37页 |
3.4.2 不同权值求解算法仿真比较 | 第37-38页 |
3.4.3 信号和干扰的角度差对算法性能的影响 | 第38-39页 |
3.4.4 指向误差对算法性能的影响 | 第39页 |
3.4.5 仿真结果小结 | 第39-40页 |
3.5 本章小结 | 第40-41页 |
第四章 波束形成抗干扰算法FPGA实现 | 第41-61页 |
4.1 抗干扰系统整体结构 | 第41-42页 |
4.2 数据预处理部分实现 | 第42-50页 |
4.2.1 定点定标处理 | 第42页 |
4.2.2 采样与隔直模块设计 | 第42-44页 |
4.2.3 Hilbert变换器设计 | 第44-48页 |
4.2.4 波束指向模块设计 | 第48-50页 |
4.2.5 通道校正模块设计 | 第50页 |
4.3 上位机与FPGA通信协议与上位机实现 | 第50-53页 |
4.3.1 上位机与FPGA通信协议设计 | 第50-51页 |
4.3.2 通信协议FPGA部分设计与实现 | 第51-52页 |
4.3.3 上位机人机界面设计 | 第52-53页 |
4.4 自适应处理模块的实现 | 第53-59页 |
4.4.2 DLMS算法原理 | 第54-55页 |
4.4.3 DLMS算法的FPGA实现 | 第55-59页 |
4.5 系统优化与资源使用报告 | 第59-60页 |
4.6 本章小结 | 第60-61页 |
第五章 波束形成抗干扰系统的外场实验 | 第61-71页 |
5.1 外场实验平台介绍 | 第61-64页 |
5.2 通道校正模块测试 | 第64-65页 |
5.3 波束指向与信号增益测试 | 第65-68页 |
5.4 抗干扰性能测试 | 第68-70页 |
5.4.1 单宽带干扰抗干扰结果 | 第68-70页 |
5.4.2 三宽带干扰抗干扰结果 | 第70页 |
5.5 本章小结 | 第70-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 本文总结 | 第71-72页 |
6.2 今后工作的展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
攻硕期间取得的研究成果 | 第77-78页 |