基于数字下变频的多比特数据跨时钟域设计与验证
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景 | 第16-17页 |
1.2 研究现状 | 第17-18页 |
1.3 本文研究内容和安排 | 第18-20页 |
第二章 跨时钟域同步机理 | 第20-40页 |
2.1 跨时钟域同步处理的原因 | 第20-27页 |
2.1.1 时钟概念 | 第20-23页 |
2.1.2 亚稳态分析 | 第23-26页 |
2.1.3 多比特信号的中间态 | 第26-27页 |
2.2 跨时钟域信号分析 | 第27-38页 |
2.2.1 单比特信号同步 | 第27-30页 |
2.2.2 多比特信号同步 | 第30-38页 |
2.3 本章小结 | 第38-40页 |
第三章 数字下变频中多比特数据跨时钟方法研究 | 第40-58页 |
3.1 数字下变频系统 | 第40-44页 |
3.1.1 中频 | 第40-41页 |
3.1.2 RRU | 第41-42页 |
3.1.3 数字中频 | 第42-43页 |
3.1.4 数字下变频概述 | 第43-44页 |
3.2 跨时钟域处理模块设计 | 第44-56页 |
3.2.0 模块概述 | 第44-47页 |
3.2.1 RAM实现跨时钟域处理 | 第47-53页 |
3.2.2 异步FIFO实现跨时钟域处理 | 第53-56页 |
3.3 本章小结 | 第56-58页 |
第四章 模块级验证 | 第58-72页 |
4.1 工具介绍 | 第58-62页 |
4.1.1 断言检查 | 第58-59页 |
4.1.2 覆盖率检查 | 第59-60页 |
4.1.3 nlint | 第60页 |
4.1.4 spyglass | 第60-62页 |
4.2 跨时钟域的验证技术 | 第62-65页 |
4.2.1 结构验证 | 第62-63页 |
4.2.2 功能验证 | 第63-65页 |
4.3 ul_ch2bank_cdc模块结构验证 | 第65-66页 |
4.4 ul_ch2bank_cdc模块功能验证 | 第66-70页 |
4.5 本章小结 | 第70-72页 |
第五章 总结与展望 | 第72-74页 |
5.1 总结 | 第72页 |
5.2 展望 | 第72-74页 |
参考文献 | 第74-76页 |
致谢 | 第76-78页 |
作者简介 | 第78-79页 |
基本情况 | 第78页 |
教育背景 | 第78-79页 |