首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--计算机仿真论文

基于SPARC V8的虚拟仿真平台的设计与实现

摘要第4-5页
Abstract第5页
第1章 绪论第8-15页
    1.1 课题背景及研究意义第8-10页
    1.2 国内外研究现状第10-13页
        1.2.1 仿真时间系统的研究第10-11页
        1.2.2 ISS建模方法研究第11-13页
    1.3 论文主要研究内容第13-14页
    1.4 论文结构第14-15页
第2章 系统总体框架设计第15-22页
    2.1 整体结构第15-16页
    2.2 时间管理系统第16-19页
        2.2.1 DQC模块的实现第17-18页
        2.2.2 STW模块的实现第18-19页
    2.3 处理器通用执行框架第19-20页
    2.4 本章小结第20-22页
第3章 基于SPARC V8的全系统平台的建模第22-31页
    3.1 SPARC V8指令集模拟器第22-29页
        3.1.1 寄存器组织第22-26页
        3.1.2 指令仿真的实现第26-29页
    3.2 AMBA总线系统第29-30页
    3.3 本章小结第30-31页
第4章 操作系统的移植第31-47页
    4.1 uC/OS-Ⅱ实时内核第31-36页
        4.1.1 任务管理第31-33页
        4.1.2 同步与通信第33-34页
        4.1.3 内存管理第34-35页
        4.1.4 中断与时钟第35-36页
    4.2 SPARC V8架构的软件组织第36-40页
        4.2.1 子程序调用第36-37页
        4.2.2 寄存器使用惯例第37-38页
        4.2.3 寄存器窗口的溢出第38-40页
    4.3 内核代码的移植过程第40-46页
        4.3.1 代码关键区的保护第41-42页
        4.3.2 任务切换第42-45页
        4.3.3 时钟中断服务程序第45-46页
    4.4 本章小结第46-47页
第5章 功能验证和性能测试第47-52页
    5.1 测试平台第47-48页
    5.2 功能验证第48-50页
    5.3 性能测试及分析第50-51页
    5.4 本章小结第51-52页
结论第52-53页
参考文献第53-59页
致谢第59页

论文共59页,点击 下载论文
上一篇:基于TDC-GPX高精度时间测控系统
下一篇:JPEG2000编解码器的优化与验证