基于SPARC V8的虚拟仿真平台的设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-15页 |
1.1 课题背景及研究意义 | 第8-10页 |
1.2 国内外研究现状 | 第10-13页 |
1.2.1 仿真时间系统的研究 | 第10-11页 |
1.2.2 ISS建模方法研究 | 第11-13页 |
1.3 论文主要研究内容 | 第13-14页 |
1.4 论文结构 | 第14-15页 |
第2章 系统总体框架设计 | 第15-22页 |
2.1 整体结构 | 第15-16页 |
2.2 时间管理系统 | 第16-19页 |
2.2.1 DQC模块的实现 | 第17-18页 |
2.2.2 STW模块的实现 | 第18-19页 |
2.3 处理器通用执行框架 | 第19-20页 |
2.4 本章小结 | 第20-22页 |
第3章 基于SPARC V8的全系统平台的建模 | 第22-31页 |
3.1 SPARC V8指令集模拟器 | 第22-29页 |
3.1.1 寄存器组织 | 第22-26页 |
3.1.2 指令仿真的实现 | 第26-29页 |
3.2 AMBA总线系统 | 第29-30页 |
3.3 本章小结 | 第30-31页 |
第4章 操作系统的移植 | 第31-47页 |
4.1 uC/OS-Ⅱ实时内核 | 第31-36页 |
4.1.1 任务管理 | 第31-33页 |
4.1.2 同步与通信 | 第33-34页 |
4.1.3 内存管理 | 第34-35页 |
4.1.4 中断与时钟 | 第35-36页 |
4.2 SPARC V8架构的软件组织 | 第36-40页 |
4.2.1 子程序调用 | 第36-37页 |
4.2.2 寄存器使用惯例 | 第37-38页 |
4.2.3 寄存器窗口的溢出 | 第38-40页 |
4.3 内核代码的移植过程 | 第40-46页 |
4.3.1 代码关键区的保护 | 第41-42页 |
4.3.2 任务切换 | 第42-45页 |
4.3.3 时钟中断服务程序 | 第45-46页 |
4.4 本章小结 | 第46-47页 |
第5章 功能验证和性能测试 | 第47-52页 |
5.1 测试平台 | 第47-48页 |
5.2 功能验证 | 第48-50页 |
5.3 性能测试及分析 | 第50-51页 |
5.4 本章小结 | 第51-52页 |
结论 | 第52-53页 |
参考文献 | 第53-59页 |
致谢 | 第59页 |