摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-11页 |
1.1 研究背景与意义 | 第8页 |
1.2 研究现状 | 第8-9页 |
1.3 论文主要工作安排 | 第9-11页 |
第二章 数字中频接收机理论介绍 | 第11-32页 |
2.1 AD介绍 | 第11-15页 |
2.1.1 奈奎斯特采样定理 | 第11-13页 |
2.1.2 AD采样性能指标介绍 | 第13-15页 |
2.2 信号合成方式介绍 | 第15-20页 |
2.2.1 直接数字合成 | 第15-16页 |
2.2.2 利用CORDIC算法实现信号合成 | 第16-20页 |
2.3 信号的整数倍抽取 | 第20-22页 |
2.4 滤波器介绍 | 第22-31页 |
2.4.1 CIC滤波器基本原理介绍 | 第22-24页 |
2.4.2 FIR滤波器基本原理介绍 | 第24-25页 |
2.4.3 线性相位FIR滤波器 | 第25-27页 |
2.4.4 抽取式FIR滤波器实现结构 | 第27-30页 |
2.4.5 切比雪夫最佳一致逼近法设计FIR滤波器 | 第30-31页 |
2.5 本章小结 | 第31-32页 |
第三章 数字中频接收机设计方案 | 第32-44页 |
3.1 AD采样设计方案 | 第32-34页 |
3.1.1 AD采样频率选择 | 第32-33页 |
3.1.2 AD芯片选择 | 第33-34页 |
3.2 NCO与混频器设计方案 | 第34-35页 |
3.3 抽取滤波器设计方案 | 第35-39页 |
3.3.1 抽取滤波器方案选择 | 第35-36页 |
3.3.2 两级FIR滤波器设计 | 第36-39页 |
3.4 基于Matlab的数字中频接收机仿真 | 第39-43页 |
3.4.1 NCO与混频器仿真 | 第39-41页 |
3.4.2 抽取滤波仿真 | 第41-43页 |
3.5 本章小结 | 第43-44页 |
第四章 FPGA设计 | 第44-62页 |
4.1 FPGA简介 | 第44-45页 |
4.2 FPGA芯片选择 | 第45-47页 |
4.3 ADC16DV160的FPGA设计 | 第47-50页 |
4.3.1 ADC16DV160可编程控制 | 第47-49页 |
4.3.2 AD数据解串设计 | 第49-50页 |
4.4 数字下变频的FPGA设计 | 第50-61页 |
4.4.1 NCO设计 | 第51-55页 |
4.4.2 数字混频器的FPGA设计 | 第55-57页 |
4.4.3 4倍抽取FIR滤波器的FPGA设计 | 第57-59页 |
4.4.4 8倍抽取FIR滤波器的FPGA设计 | 第59-61页 |
4.5 本章小结 | 第61-62页 |
第五章 电路图与测试结果 | 第62-72页 |
5.1 ADC16DV160电路原理图 | 第62-63页 |
5.2 FPGA芯片配置电路原理图 | 第63-65页 |
5.3 数字中频接收机PCB图 | 第65-67页 |
5.4 测试结果 | 第67-71页 |
5.5 本章小结 | 第71-72页 |
第六章 总结与展望 | 第72-74页 |
6.1 全文总结 | 第72页 |
6.2 展望 | 第72-74页 |
参考文献 | 第74-77页 |
致谢 | 第77页 |