雷达信号环境模拟器的BIT测试系统设计与开发
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-22页 |
1.1 课题研究背景及意义 | 第16-17页 |
1.2 BIT技术研究现状 | 第17-20页 |
1.2.1 国外在线测试技术研究现况 | 第18-19页 |
1.2.2 国内BIT技术的发展 | 第19页 |
1.2.3 BIT技术的更新趋势PHM技术 | 第19-20页 |
1.3 文章研究内容与结构安排 | 第20-22页 |
第二章 BIT测试技术研究 | 第22-26页 |
2.1 BIT测试技术概述 | 第22页 |
2.2 BIT测试技术分类研究 | 第22-23页 |
2.3 BIT测试技术要素研究 | 第23-24页 |
2.4 BIT测试技术参数指标研究 | 第24-25页 |
2.5 BIT测试系统设计原则 | 第25页 |
2.6 本章小结 | 第25-26页 |
第三章 雷达信号环境模拟器BIT测试系统分析 | 第26-36页 |
3.1 雷达信号环境模拟器系统设计原理简介 | 第26-28页 |
3.2 装备系统故障分析 | 第28-30页 |
3.2.1 电路故障的成因 | 第28-29页 |
3.2.2 电路故障的分类 | 第29-30页 |
3.3 BIT测试系统硬件需求分析 | 第30-31页 |
3.4 BIT测试系统软件需求分析 | 第31页 |
3.5 BIT测试系统总体方案 | 第31-35页 |
3.5.1 BIT测试系统模块结构 | 第31-33页 |
3.5.2 BIT测试系统测试点设置 | 第33-35页 |
3.6 本章小结 | 第35-36页 |
第四章 BIT关键测试点与测试功能 | 第36-54页 |
4.1 BIT系统测试功能与测试点总述 | 第36-37页 |
4.2 通信链路测试 | 第37-40页 |
4.3 雷达中频信号产生器检测 | 第40-44页 |
4.3.1 雷达中频信号产生模块设计 | 第40-42页 |
4.3.2 雷达中频信号产生模块测试系统设计 | 第42-44页 |
4.4 供电系统及检测模块设计 | 第44-47页 |
4.5 系统自检功能 | 第47-52页 |
4.5.1 主控计算机自检 | 第47页 |
4.5.2 第一阶通信链路自检 | 第47-48页 |
4.5.3 中频分系统自检 | 第48-51页 |
4.5.4 射频分系统自检 | 第51-52页 |
4.6 本章小结 | 第52-54页 |
第五章 BIT测试系统软件设计 | 第54-72页 |
5.1 基本操作界面设计 | 第55-59页 |
5.1.1 工具栏 | 第56-57页 |
5.1.2 树形结构 | 第57页 |
5.1.3 时间信息 | 第57页 |
5.1.4 设备窗口 | 第57-58页 |
5.1.5 信息/警告输出栏 | 第58-59页 |
5.2 基本操作功能设计 | 第59-61页 |
5.2.1 设备连接 | 第59页 |
5.2.2 询问/应答指令 | 第59-60页 |
5.2.3 参数设置 | 第60页 |
5.2.4 参数下发 | 第60-61页 |
5.2.5 功放开关 | 第61页 |
5.3 BIT测试系统 | 第61-66页 |
5.3.1 全自检功能 | 第61-63页 |
5.3.2 中频自检 | 第63-64页 |
5.3.3 射频自检 | 第64页 |
5.3.4 自动状态监控和快速故障反馈 | 第64-65页 |
5.3.5 电压状态检测 | 第65-66页 |
5.4 文件管理系统 | 第66-70页 |
5.4.1 导入文件 | 第66-67页 |
5.4.2 保存文件 | 第67-69页 |
5.4.3 另存文件 | 第69页 |
5.4.4 测试记录 | 第69-70页 |
5.5 雷达信号校验 | 第70-71页 |
5.6 本章小结 | 第71-72页 |
第六章 结论 | 第72-74页 |
参考文献 | 第74-76页 |
致谢 | 第76-78页 |
作者简介 | 第78-79页 |