磁共振成像谱仪关键技术的研究
摘要 | 第6-7页 |
Abstract | 第7页 |
第一章 引言 | 第12-16页 |
1.1 磁共振成像技术的原理与发展 | 第12-13页 |
1.2 磁共振成像系统的结构 | 第13-14页 |
1.3 本论文研究的内容与意义 | 第14-16页 |
第二章 具有独立延时功能的脉冲序列发生器 | 第16-34页 |
2.1 脉冲序列发生器的硬件结构 | 第16-20页 |
2.1.1 PCI 9054 | 第17-18页 |
2.1.2 逻辑控制器件FPGA | 第18页 |
2.1.3 SDRAM | 第18-19页 |
2.1.4 74LS245 | 第19-20页 |
2.2 脉冲序列发生器的内部逻辑 | 第20-29页 |
2.2.1 PCI-FPGA接口模块 | 第21页 |
2.2.2 SDRAM控制模块 | 第21-24页 |
2.2.3 脉冲序列数据的解码模块 | 第24-26页 |
2.2.4 延时电路模块 | 第26-29页 |
2.3 脉冲序列发生器的功能测试结果 | 第29-34页 |
2.3.1 最小脉冲宽度的测量 | 第30页 |
2.3.2 对独立延时功能进行验证 | 第30-31页 |
2.3.3 对最大延时值的测量 | 第31-32页 |
2.3.4 对延时最小步进值的测量 | 第32-34页 |
第三章 双通道磁共振频率源的设计 | 第34-57页 |
3.1 双通道磁共振频率源的硬件结构 | 第34-42页 |
3.1.1 DDS芯片AD9910 | 第35-36页 |
3.1.2 时钟产生与分配芯片AD9520 | 第36-37页 |
3.1.3 时钟分配芯片ADCLK846 | 第37-38页 |
3.1.4 信号开关以及功率放大电路 | 第38页 |
3.1.5 滤波电路 | 第38-39页 |
3.1.6 多片AD9910同步工作机制 | 第39-42页 |
3.2 双通道磁共振频率源的内部逻辑 | 第42-51页 |
3.2.1 AD9910内部寄存器的配置 | 第43-44页 |
3.2.2 AD9520内部寄存器的设置 | 第44-46页 |
3.2.3 DDS模块 | 第46-48页 |
3.2.4 CLK模块 | 第48-51页 |
3.3 双通道磁共振频率源的功能测试结果 | 第51-57页 |
3.3.1 双通道磁共振频率源的功能测试 | 第52-54页 |
3.3.2 双通道磁共振频率源的性能测试: | 第54-57页 |
第四章 总结与展望 | 第57-59页 |
参考文献 | 第59-62页 |
硕士期间的研究成果 | 第62-63页 |
致谢 | 第63页 |