IEEE1394物理层核的设计与验证
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-12页 |
·技术研究背景 | 第8页 |
·IEEE1394 同 USB 总线的比较 | 第8-9页 |
·IEEE1394 的主要技术特点 | 第9页 |
·本文内容安排 | 第9-12页 |
第二章 IEEE1394 协议概述 | 第12-16页 |
·1394 线缆接口 | 第12页 |
·拓扑结构 | 第12-13页 |
·协议层次 | 第13-15页 |
·事务层 | 第13-14页 |
·链路层 | 第14页 |
·物理层 | 第14页 |
·串行总线管理层 | 第14-15页 |
·通信模型 | 第15-16页 |
·异步传输 | 第15页 |
·等时传输 | 第15-16页 |
第三章 物理层的主要功能 | 第16-26页 |
·总线配置 | 第16-17页 |
·总线复位 | 第16页 |
·树标识 | 第16-17页 |
·自标识 | 第17页 |
·总线仲裁 | 第17-21页 |
·仲裁信号 | 第17-19页 |
·异步仲裁 | 第19-20页 |
·等时仲裁 | 第20-21页 |
·混合仲裁 | 第21页 |
·物理层包格式 | 第21-26页 |
·自标识包 | 第21-22页 |
·开启链路包 | 第22页 |
·物理层配置包 | 第22-23页 |
·扩展物理层包 | 第23-26页 |
第四章 物理层 IP 核的设计 | 第26-58页 |
·系统结构 | 第26-27页 |
·外部接口信号 | 第27-28页 |
·各模块介绍 | 第28-58页 |
·仲裁控制器 | 第28-34页 |
·link 接口控制器 | 第34-38页 |
·PHY 寄存器 | 第38-42页 |
·PHY 包产生器 | 第42-45页 |
·PHY 包解码器 | 第45-47页 |
·并转串模块 | 第47-48页 |
·串转并模块 | 第48-49页 |
·DS 编码器 | 第49-51页 |
·DS 解码器 | 第51-52页 |
·仲裁信号解码器 | 第52-53页 |
·端口连接控制器 | 第53-55页 |
·接收同步模块 | 第55-56页 |
·时钟产生器 | 第56-58页 |
第五章 物理层 IP 核的验证 | 第58-68页 |
·验证方法概述 | 第58页 |
·验证平台搭建 | 第58-59页 |
·验证用例及验证结果 | 第59-68页 |
·发送 PHY 包验证 | 第59-61页 |
·接收 PHY 包验证 | 第61-63页 |
·发送数据包验证 | 第63-65页 |
·接收数据包验证 | 第65-68页 |
第六章 总结 | 第68-70页 |
致谢 | 第70-72页 |
参考文献 | 第72-74页 |