基于扩频通信的无线接收机基带处理设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-12页 |
·引言 | 第8-9页 |
·课题研究背景及意义 | 第9-11页 |
·本文主要内容及结构安排 | 第11-12页 |
2 接收机框架基础与传输分析 | 第12-28页 |
·扩频通信概述 | 第12-13页 |
·扩频通信原理 | 第12页 |
·主要性能指标 | 第12-13页 |
·伪随机扩频序列 | 第13-15页 |
·m序列 | 第14页 |
·Gold码序列和优选对 | 第14-15页 |
·直扩系统调制解调方式 | 第15-18页 |
·二相相移键控调制 | 第15-16页 |
·偏移四相相移键控调制 | 第16-17页 |
·科思塔斯环跟踪解调 | 第17-18页 |
·码序列相位捕获方式 | 第18-21页 |
·未知相位捕获方式的研究 | 第18-20页 |
·匹配滤波器捕获 | 第20-21页 |
·平衡扩频码选定与分析 | 第21-27页 |
·m序列优选对寻找与选择 | 第21-23页 |
·Gold码相关函数与平衡性 | 第23-25页 |
·平衡Gold码的分析与选定 | 第25-27页 |
·本章小结 | 第27-28页 |
3 系统硬件电路与参数配置 | 第28-43页 |
·供电电源电路设计 | 第28-30页 |
·电源芯片选型与介绍 | 第28-29页 |
·线性稳压电源电路设计 | 第29-30页 |
·无线通信前端设计 | 第30-34页 |
·CC2520芯片选型与介绍 | 第30-31页 |
·CC2520端口配置 | 第31-32页 |
·CC2520收发电路设计 | 第32-34页 |
·通信距离及灵敏度扩展设计 | 第34-36页 |
·CC2591芯片选型与配置 | 第34页 |
·CC2591收发电路设计 | 第34-36页 |
·定位前端电路设计 | 第36-38页 |
·GP2015芯片选型及外围电路设计 | 第36-37页 |
·时钟晶振源与通信端口电路设计 | 第37-38页 |
·基带信号处理芯片设计 | 第38-42页 |
·FPGA与DSP芯片选型 | 第38-39页 |
·FPGA与通信前端接口电路设计 | 第39-40页 |
·FPGA与DSP接口电路设计 | 第40-41页 |
·片外存储电路设计 | 第41-42页 |
·本章小结 | 第42-43页 |
4 基带扩频信号处理规划与设计 | 第43-57页 |
·总体规划与设计 | 第43-44页 |
·时钟时基模块规划与设计 | 第44-46页 |
·时钟信号规划与设计 | 第44-45页 |
·时基信号规划与设计 | 第45-46页 |
·平衡Gold码发生模块规划与设计 | 第46-48页 |
·码发生器整体规划与设计 | 第46-47页 |
·码相位与寄存器对规划与设计 | 第47-48页 |
·跟踪捕获模块规划与设计 | 第48-51页 |
·串/并折中捕获整体结构规划 | 第48-50页 |
·数据寄存器结构规划与设计 | 第50-51页 |
·数据缓存模块规划与设计 | 第51-56页 |
·异步缓存器规划与设计 | 第51-55页 |
·并行转串行规划与设计 | 第55-56页 |
·本章小结 | 第56-57页 |
5 基带扩频信号仿真与实现 | 第57-70页 |
·程序设计与仿真平台介绍 | 第57页 |
·时钟时基模块的FPGA实现 | 第57-61页 |
·时钟发生器的FPGA实现 | 第57-60页 |
·时基发生器的FPGA实现 | 第60-61页 |
·码发生器模块的FPGA实现 | 第61-62页 |
·跟踪捕获模块的FPGA实现 | 第62-65页 |
·跟踪捕获FPGA实现 | 第62-64页 |
·码时钟移位FPGA实现 | 第64-65页 |
·数据缓存模块的FPGA实现 | 第65-66页 |
·并串转换模块的FPGA实现 | 第66-69页 |
·并口时钟发生器FPGA实现 | 第66-67页 |
·并串转换器FPGA实现 | 第67-69页 |
·本章小结 | 第69-70页 |
6 系统信号测试与验证 | 第70-74页 |
·通信前端测试 | 第70-71页 |
·CC2520数据接收测试 | 第70页 |
·GP2015信号接收测试 | 第70-71页 |
·基带信号处理整体测试 | 第71-74页 |
·FPGA程序烧写测试 | 第71-72页 |
·DSP初始化测试 | 第72-73页 |
·最大阈值相关特性测试 | 第73-74页 |
7 总结与展望 | 第74-76页 |
·总结 | 第74页 |
·展望 | 第74-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-80页 |
附录A 系统原理图及其实物图 | 第80页 |