| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪论 | 第9-19页 |
| ·引言 | 第9-12页 |
| ·本课题研究工作的目的和意义 | 第12页 |
| ·相关技术国内外研究现状和发展动态 | 第12-16页 |
| ·本文研究的主要问题及全文内容安排 | 第16-19页 |
| ·本文研究的主要问题 | 第16-17页 |
| ·本文内容安排 | 第17-19页 |
| 2 基于脉冲信号检测的分割算法设计、仿真及优化 | 第19-41页 |
| ·基于脉冲分割的数据压缩方法 | 第19-20页 |
| ·随机脉冲信号检测判决算法原理 | 第20-24页 |
| ·随机脉冲信号检测算法原理 | 第20-23页 |
| ·脉冲段判定逻辑设计 | 第23-24页 |
| ·随机脉冲信号数据分割采集仿真程序设计 | 第24-29页 |
| ·脉冲识别判决门限设计 | 第24-26页 |
| ·随机脉冲检测算法关键参数及其对算法结果的影响 | 第26-28页 |
| ·数据结构设计和仿真程序的功能介绍 | 第28-29页 |
| ·脉冲信号数据分割采集方法仿真实验 | 第29-32页 |
| ·随机脉冲信号判定算法计算复杂度及其简化方案 | 第32-41页 |
| ·随机脉冲判定计运算量分析 | 第33页 |
| ·随机脉冲判定算法均值及方差计算简化方案 | 第33-38页 |
| ·运算简化的实现及运算量分析 | 第38-41页 |
| 3 基于 SOPC 的随机脉冲信号分割获取系统原理 | 第41-70页 |
| ·基于 SOPC 的随机脉冲信号分割获取系统总体设计 | 第41-58页 |
| ·基于 FPGA 的随机脉冲信号数据采集系统原理 | 第41-44页 |
| ·基于 SOPC 的随机脉冲信号分割获取系统原理 | 第44-51页 |
| ·基于 Altera 公司 FPGA 的 SOPC 技术概述 | 第51-58页 |
| ·随机脉冲判定处理模块设计 | 第58-68页 |
| ·随机脉冲判定处理模块总体设计 | 第58-61页 |
| ·随机脉冲判决处理模块存储器设计 | 第61-62页 |
| ·随机脉冲判定模块运算器设计 | 第62-67页 |
| ·随机脉冲判定模块控制器设计 | 第67页 |
| ·随机脉冲数据装帧模块设计 | 第67-68页 |
| ·随机脉冲信号分割采集系统 NiosII 显示子系统设计 | 第68-70页 |
| 4 随机脉冲判决处理模拟测试实验 | 第70-74页 |
| ·随机脉冲检测强度与简化门限计算 | 第70-71页 |
| ·随机脉冲信号简化判决算法分割采集实验 | 第71-74页 |
| 5 结论与展望 | 第74-77页 |
| ·研究总结 | 第74-75页 |
| ·进一步工作展望 | 第75-77页 |
| 参考文献 | 第77-81页 |
| 攻读硕士学位期间所发表的科研论文 | 第81-82页 |
| 致谢 | 第82页 |