无线通信基站数字前端的FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·引言 | 第7页 |
·本文的主要工作和内容 | 第7-9页 |
第二章 系统设计 | 第9-17页 |
·应用场景 | 第9页 |
·系统架构 | 第9-11页 |
·芯片介绍 | 第11-13页 |
·实现方案 | 第13页 |
·FPGA设计考虑 | 第13-15页 |
·同步设计考虑 | 第13-14页 |
·低功耗设计 | 第14-15页 |
·本章小结 | 第15-17页 |
第三章 FIR滤波器的FPGA实现 | 第17-27页 |
·FIR滤波器的MATLAB设计 | 第17-21页 |
·FIR滤波器性能指标 | 第17页 |
·FIR滤波器设计方法 | 第17-18页 |
·基于FDAtool的FIR滤波器设计 | 第18-21页 |
·FIR滤波器的FPGA实现 | 第21-25页 |
·FIR滤波器的结构 | 第21-22页 |
·滤波器类型 | 第22-24页 |
·滤波器的优化 | 第24-25页 |
·FIR滤波器实现 | 第25页 |
·modelsim仿真 | 第25-26页 |
·本章小结 | 第26-27页 |
第四章 频偏补偿 | 第27-31页 |
·OFDM系统简介 | 第27页 |
·频偏产生的原因 | 第27-28页 |
·频偏补偿的FPGA实现 | 第28-29页 |
·CORIDC | 第28页 |
·基于CORDICIP核的频偏补偿实现 | 第28-29页 |
·频偏估计仿真结果 | 第29-30页 |
·本章小结 | 第30-31页 |
第五章 FPGA-DSP系统的高速互联技术 | 第31-51页 |
·互联技术的发展概况 | 第31-33页 |
·传统总线的问题 | 第31-32页 |
·RapidIO与传统总线的比较 | 第32-33页 |
·RapidIO互联技术 | 第33-40页 |
·RapidIO体系结构 | 第34页 |
·I/O方式 | 第34-37页 |
·Message方式 | 第37-39页 |
·流控机制 | 第39-40页 |
·错误管理和恢复 | 第40页 |
·串行RapidIO的FPGA实现 | 第40-49页 |
·基于IPcore的FPGA设计方法 | 第40-41页 |
·XilinxSRIOIPcore简介 | 第41-44页 |
·SRIO的FPGA实现 | 第44-46页 |
·SRIO链路测试 | 第46-49页 |
·本章小结 | 第49-51页 |
第六章 结束语 | 第51-53页 |
致谢 | 第53-55页 |
参考文献 | 第55-57页 |
作者在读期间参加的科研项目 | 第57-59页 |
附录A | 第59-61页 |
附录B | 第61-63页 |
附录C | 第63-64页 |