核电数字化保护系统二进制信号调理卡的测试与验证
| 摘要 | 第1-7页 |
| ABSTRACT | 第7-11页 |
| 第一章 绪论 | 第11-24页 |
| ·课题背景及意义 | 第11-12页 |
| ·测试与验证技术的重要意义 | 第12-14页 |
| ·测试与验证的流程 | 第14-22页 |
| ·系统级验证 | 第16页 |
| ·系统芯片硬件测试与验证 | 第16页 |
| ·网表验证 | 第16页 |
| ·系统软件测试与验证 | 第16-22页 |
| ·本论文的主要内容 | 第22-24页 |
| 第二章 系统测试与验证的设计方法 | 第24-29页 |
| ·核电站数字化保护系统结构 | 第24-26页 |
| ·系统测试与验证架构 | 第26-28页 |
| ·测试平台的组成 | 第26-27页 |
| ·层次化的测试平台 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 SBC 系统测试的设计 | 第29-38页 |
| ·SBC 二进制信号调理卡 | 第29-34页 |
| ·SBC 卡的功能 | 第29-30页 |
| ·SBC 卡的逻辑 | 第30-33页 |
| ·SBC 卡的信号 | 第33-34页 |
| ·SBC 的系统测试方案 | 第34-37页 |
| ·系统测试平台的搭建 | 第35-36页 |
| ·系统测试平台的设计规范 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 I2C 控制器集成测试的设计 | 第38-48页 |
| ·I2C 总线结构 | 第38-43页 |
| ·位传输 | 第39-40页 |
| ·传输数据 | 第40页 |
| ·仲裁和时钟发生 | 第40-42页 |
| ·七位地址格式 | 第42-43页 |
| ·异步FIFO 模块 | 第43-44页 |
| ·I2C 控制器的测试平台 | 第44-47页 |
| ·测试平台的结构 | 第45-46页 |
| ·测试平台的设计规范 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第五章 SBC 卡的测试与验证 | 第48-66页 |
| ·系统芯片功能块级硬件验证 | 第50-54页 |
| ·网表验证 | 第54-57页 |
| ·等价性检查 | 第54-56页 |
| ·时序静态验证 | 第56-57页 |
| ·I2C 控制器的集成测试 | 第57-61页 |
| ·SBC 系统测试阶段 | 第61-63页 |
| ·SBC 性能测试阶段 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 第六章 结束语 | 第66-68页 |
| ·总结 | 第66-67页 |
| ·展望 | 第67-68页 |
| 参考文献 | 第68-72页 |
| 致谢 | 第72-73页 |
| 攻读硕士学位期间已发表或录用的论文 | 第73页 |