第一章 绪论 | 第1-11页 |
§1.1 研究背景与意义 | 第7-9页 |
§1.2 论文的内容安排 | 第9-11页 |
第二章 雷达光栅扫描显示器的基本原理 | 第11-21页 |
§2.1 引言 | 第11页 |
§2.2 雷达光栅扫描显示器的组成 | 第11-19页 |
§2.2.1 雷达光栅扫描坐标变换器的基本工作原理 | 第12-16页 |
§2.2.2 视频处理电路的基本工作原理 | 第16-17页 |
§2.2.3 显示控制器的基本工作原理 | 第17-18页 |
§2.2.4 彩色形成 | 第18-19页 |
§2.3 本章小结 | 第19-21页 |
第三章 雷达光栅扫描显示器的系统设计 | 第21-29页 |
§3.1 雷达光栅扫描显示器的方案论证 | 第21-26页 |
§3.1.1 图形系统处理器(GSP)的选择 | 第21-24页 |
§3.1.2 帧缓冲存储器(VRAM)的选择 | 第24-25页 |
§3.1.3 扫描坐标变换器 | 第25-26页 |
§3.1.4 其他器件的选择 | 第26页 |
§3.2 硬件系统设计 | 第26-28页 |
§3.3 本章小结 | 第28-29页 |
第四章 Altera CPLD开发系统 | 第29-41页 |
§4.1 引言 | 第29页 |
§4.2 Altera公司的CPLD器件系列简介 | 第29-31页 |
§4.3 ACEX 1K系列可编程逻辑器件简介 | 第31-35页 |
§4.3.1 概述 | 第31-32页 |
§4.3.2 器件特点 | 第32-33页 |
§4.3.3 ACEX 1K器件的功能描述 | 第33-35页 |
§4.4 Altera公司可编程逻辑器件开发工具MAX-PLUSⅡ | 第35-40页 |
§4.4.1 设计输入 | 第37-38页 |
§4.4.2 设计处理 | 第38-39页 |
§4.4.3 设计校验 | 第39-40页 |
§4.4.4 器件编程 | 第40页 |
§4.5 本章小结 | 第40-41页 |
第五章 雷达光栅扫描坐标变换器的设计 | 第41-49页 |
§5.1 引言 | 第41-42页 |
§5.2 雷达光栅扫描坐标变换器的基本工作原理 | 第42页 |
§5.3 CORDIC算法的基本原理 | 第42-44页 |
§5.4 雷达光栅扫描坐标变换器电路的CPLD设计过程及结果 | 第44-48页 |
§5.4.1 轴角分解电路的CPLD设计过程及结果 | 第44-47页 |
§5.4.2 坐标变换电路的CPLD设计过程及结果 | 第47-48页 |
§5.5 本章小结 | 第48-49页 |
第六章 雷达光栅扫描显示器视频处理电路的设计 | 第49-59页 |
§6.1 视频处理电路的基本原理 | 第49页 |
§6.2 视频积累电路的基本原理 | 第49-52页 |
§6.3 视频处理电路CPLD设计过程及结果 | 第52-58页 |
§6.3.1 编码选大电路的设计 | 第52-53页 |
§6.3.2 视频积累电路的设计 | 第53-54页 |
§6.3.3 盲区补偿电路的设计 | 第54-56页 |
§6.3.4 距离补偿电路的设计 | 第56-58页 |
§6.4 本章小结 | 第58-59页 |
结束语 | 第59-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-65页 |
作者在攻读硕士学位期间本人(及合作)撰写的学术论文 | 第65页 |