H.264帧内预测算法研究与硬件设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 引言 | 第10-14页 |
| ·课题背景 | 第10-12页 |
| ·课题研究的意义 | 第12-13页 |
| ·论文结构 | 第13-14页 |
| 2 H.264视频压缩标准介绍 | 第14-27页 |
| ·H.264的发展历程 | 第14页 |
| ·H.264的主要目标及应用 | 第14-16页 |
| ·H.264的基本结构 | 第16-18页 |
| ·码流结构 | 第16-17页 |
| ·编解码结构 | 第17-18页 |
| ·H.264的关键技术介绍 | 第18-26页 |
| ·帧内预测编码 | 第18-21页 |
| ·帧间预测编码 | 第21-22页 |
| ·H.264的SP/SI码流切换技术 | 第22-24页 |
| ·整数DCT变换和量化 | 第24页 |
| ·去块效应滤波 | 第24-25页 |
| ·熵编码 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 3 帧内预测编码优化算法的实现 | 第27-42页 |
| ·帧内预测编码算法分析 | 第27-33页 |
| ·参考像素值及预测像素值的计算 | 第27-32页 |
| ·帧内预测编码方法 | 第32-33页 |
| ·优化算法的提出 | 第33-34页 |
| ·帧内预测快速算法的实现 | 第34-36页 |
| ·快速算法的验证及实验结果分析 | 第36-41页 |
| ·4×4模式快速算法与全搜索算法比较 | 第38-40页 |
| ·16×16模式快速算法与全搜索算法比较 | 第40-41页 |
| ·本章小结 | 第41-42页 |
| 4 帧内预测器的FPGA实现 | 第42-71页 |
| ·FPGA相关理论 | 第42-51页 |
| ·FPGA的特点 | 第42页 |
| ·FPGA的基本结构 | 第42-45页 |
| ·器件及开发环境的选择 | 第45-49页 |
| ·FPGA的设计流程 | 第49-51页 |
| ·帧内预测器的FPGA实现过程 | 第51-60页 |
| ·接口模块的实现 | 第53-54页 |
| ·模式计算模块的实现 | 第54-56页 |
| ·模式选择模块的实现 | 第56-58页 |
| ·LCD显示模块的实现 | 第58-60页 |
| ·设计分析及结果 | 第60-70页 |
| ·设计的时序约束分析 | 第60-64页 |
| ·软硬件实现的频率比较 | 第64-65页 |
| ·设计的功耗分析 | 第65-67页 |
| ·设计中的资源使用分析 | 第67页 |
| ·结果分析 | 第67-70页 |
| ·本章小结 | 第70-71页 |
| 5 总结与展望 | 第71-73页 |
| ·总结 | 第71页 |
| ·展望 | 第71-73页 |
| 参考文献 | 第73-75页 |
| 附录A | 第75-77页 |
| 附录B | 第77-78页 |
| 作者简历 | 第78-80页 |
| 学位论文数据集 | 第80页 |