基于FPGA的USB接口实时数据采集与处理系统
摘要 | 第1-6页 |
Abstract | 第6-12页 |
1 绪论 | 第12-17页 |
·课题的研究背景 | 第12页 |
·研究现状与发展动态 | 第12-13页 |
·该课题的研究目的 | 第13-14页 |
·课题的主要研究内容和主要工作 | 第14页 |
·系统设计内容及考虑因素 | 第14-15页 |
·系统要求指标 | 第15-16页 |
·技术指标需求 | 第15页 |
·系统功能指标 | 第15-16页 |
·本章小结 | 第16-17页 |
2 FPGA 的概述及系统芯片选型 | 第17-25页 |
·FPGA 概述 | 第17-18页 |
·可编程逻辑器件与FPGA | 第17页 |
·FPGA 的基本工作原理 | 第17-18页 |
·FPGA 的内部机构 | 第18页 |
·FPGA 开发流程 | 第18-20页 |
·FPGA 设计及仿真工具 | 第20-21页 |
·FPGA 设计工具--Xilinx ISE | 第20页 |
·ISE 的开发流程 | 第20-21页 |
·FPGA 仿真工具-ModelSim | 第21页 |
·硬件描述语言 HDL | 第21-23页 |
·HDL 概述 | 第21-22页 |
·HDL 语言的特点 | 第22页 |
·Verilog HDL 开发流程 | 第22-23页 |
·Xilinx FPGA 芯片选型 | 第23-24页 |
·本章小节 | 第24-25页 |
3 数据采集与处理系统的系统设计 | 第25-50页 |
·数据采集与处理系统的设计思路 | 第25-26页 |
·数据采集与处理系统的构思 | 第25页 |
·数据采集与处理系统实现的功能 | 第25页 |
·采集预触发原理 | 第25-26页 |
·运算放大模块 | 第26-27页 |
·ADC 模块设计 | 第27-30页 |
·ADC 的选取 | 第27页 |
·ADS1605 的相关特性 | 第27-29页 |
·ADC 的时序设计 | 第29-30页 |
·电源模块设计 | 第30-31页 |
·FPGA 配置模块设计 | 第31-33页 |
·FPGA 配置方式 | 第31-32页 |
·PROM 模块 | 第32-33页 |
·时钟模块设计 | 第33-36页 |
·DCM 时钟管理模块 | 第33-35页 |
·时钟模块设计 | 第35-36页 |
·FIFO 模块设计 | 第36-39页 |
·FIFO 模块简介 | 第36-37页 |
·FIFO 模块的设计 | 第37-39页 |
·荧光信号处理模块设计 | 第39-44页 |
·荧光信号处理模块功能及设计思想 | 第39页 |
·中间值运算单元 | 第39-41页 |
·数据比较单元 | 第41-42页 |
·模块仿真 | 第42-44页 |
·多普勒信号处理模块设计 | 第44-49页 |
·多普勒信号处理模块功能及设计思想 | 第44页 |
·基4-FFT 算法简介 | 第44-45页 |
·FFT 运算单元及其仿真 | 第45-47页 |
·求模运算单元 | 第47-48页 |
·模块仿真 | 第48-49页 |
·本章小结 | 第49-50页 |
4 USB 总线介绍及其接口设计 | 第50-61页 |
·USB 概述 | 第50-52页 |
·USB 总线的产生背景 | 第50页 |
·USB 总线的特点 | 第50-52页 |
·USB 总线结构 | 第52-53页 |
·总线布局 | 第52页 |
·USB 主机 | 第52-53页 |
·USB 设备 | 第53页 |
·USB 芯片的选择 | 第53-54页 |
·USB 接口设计 | 第54-55页 |
·CY7C68013 接口方式 | 第54页 |
·系统连接 | 第54-55页 |
·固件程序设计 | 第55-60页 |
·固件的功能 | 第55-56页 |
·CY7C68013 固件的架构 | 第56-57页 |
·端点的配置 | 第57页 |
·固件程序框架主要函数 | 第57-60页 |
·USB 驱动程序 | 第60页 |
·本章小结 | 第60-61页 |
5 系统时序流程及波形编辑 | 第61-65页 |
·系统运行流程 | 第61-63页 |
·ADC 控制模块状态流程 | 第61-62页 |
·荧光信号采集与处理状态流程 | 第62-63页 |
·多普勒信号采集与处理状态流程 | 第63页 |
·波形编辑 | 第63-64页 |
·本章小结 | 第64-65页 |
总结与展望 | 第65-66页 |
参考文献 | 第66-68页 |
致谢 | 第68-69页 |
个人简历 | 第69页 |
攻读硕士学位期间发表论文 | 第69页 |