| 第1章 绪论 | 第1-13页 |
| ·引言 | 第9页 |
| ·嵌入式技术概述 | 第9-12页 |
| ·什么是嵌入式系统 | 第10页 |
| ·嵌入式系统的特点 | 第10-11页 |
| ·嵌入式系统的分类 | 第11-12页 |
| ·研究内容及论文安排 | 第12-13页 |
| ·研究内容 | 第12页 |
| ·论文结构安排 | 第12-13页 |
| 第2章 FPGA及NIOS介绍 | 第13-23页 |
| ·ALTERA及其FPGA介绍 | 第13-16页 |
| ·SOPC技术介绍 | 第16-17页 |
| ·NIOS软核介绍 | 第17-23页 |
| ·什么是NIOS软核 | 第17-18页 |
| ·NIOS处理器特性 | 第18-19页 |
| ·NIOS处理器寄存器结构 | 第19-21页 |
| ·NIOS处理器同外部设备的接口——Avalon总线 | 第21-23页 |
| 第3章 硬件平台设计 | 第23-38页 |
| ·系统整体设计方案 | 第23-25页 |
| ·核心处理器选型 | 第23页 |
| ·系统整体结构 | 第23-25页 |
| ·CPU核心系统设计 | 第25-27页 |
| ·外围电路及接口电路设计 | 第27-30页 |
| ·电源电路 | 第27页 |
| ·晶振电压及PLL电压电路 | 第27-28页 |
| ·复位电路 | 第28页 |
| ·串行接口电路 | 第28页 |
| ·JTAG接口电路 | 第28-30页 |
| ·存储系统设计 | 第30-36页 |
| ·NIOS的存储系统 | 第30-32页 |
| ·专用串行配置器件EPCS4接口电路 | 第32-34页 |
| ·Flash存储器接口电路 | 第34-35页 |
| ·SDRAM存储器接口电路 | 第35-36页 |
| ·PCB设计 | 第36-38页 |
| 第4章 系统软件配置及硬件调试 | 第38-53页 |
| ·NIOS CPU开发工具——SOPC Builder | 第38-39页 |
| ·调试工具—QuartusⅡ | 第39页 |
| ·软件开发调试工具—NIOS Ⅱ IDE | 第39-41页 |
| ·NIOS软核的软件配置 | 第41-46页 |
| ·NIOS CPU配置 | 第41-42页 |
| ·JTAG调试配置 | 第42页 |
| ·加入定时器(Timer) | 第42-43页 |
| ·加入外部RAM总线——Avalon三态总线桥 | 第43页 |
| ·通讯接口 | 第43-44页 |
| ·片上ROM及RAM设置 | 第44页 |
| ·FLASH设置 | 第44-45页 |
| ·SDRAM设置 | 第45页 |
| ·按键PIO与LED PIO设置 | 第45页 |
| ·指定基地址 | 第45-46页 |
| ·配置NIOS软核 | 第46页 |
| ·整体系统配置 | 第46-49页 |
| ·SDRAM的时钟输入 | 第47-48页 |
| ·restet_n信号的同步 | 第48-49页 |
| ·系统调试结果 | 第49-53页 |
| ·EP1C12Q240C8主芯片调试 | 第49-50页 |
| ·串口调试 | 第50-51页 |
| ·SDRAM调试 | 第51-52页 |
| ·FLASH调试 | 第52-53页 |
| 第5章 μC/OS实时操作系统 | 第53-63页 |
| ·μC/OS实时操作系统的特点 | 第53页 |
| ·μC/OS的内核 | 第53-60页 |
| ·任务 | 第53-54页 |
| ·任务状态 | 第54-56页 |
| ·任务控制块(OS_TCBs) | 第56-58页 |
| ·就绪表(Ready List) | 第58页 |
| ·任务调度 | 第58-60页 |
| ·时钟节拍 | 第60页 |
| ·任务间的通讯与同步 | 第60页 |
| ·μC/OS的移植 | 第60-62页 |
| ·μC/OS测试 | 第62-63页 |
| 第6章 总结与展望 | 第63-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-69页 |
| 攻读硕士学位期间发表的论文 | 第69-70页 |
| 附录 | 第70页 |