首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--微型计算机论文--各种微型计算机论文--微处理机论文

基于FPGA及NIOS的嵌入式系统应用研究

第1章 绪论第1-13页
   ·引言第9页
   ·嵌入式技术概述第9-12页
     ·什么是嵌入式系统第10页
     ·嵌入式系统的特点第10-11页
     ·嵌入式系统的分类第11-12页
   ·研究内容及论文安排第12-13页
     ·研究内容第12页
     ·论文结构安排第12-13页
第2章 FPGA及NIOS介绍第13-23页
   ·ALTERA及其FPGA介绍第13-16页
   ·SOPC技术介绍第16-17页
   ·NIOS软核介绍第17-23页
     ·什么是NIOS软核第17-18页
     ·NIOS处理器特性第18-19页
     ·NIOS处理器寄存器结构第19-21页
     ·NIOS处理器同外部设备的接口——Avalon总线第21-23页
第3章 硬件平台设计第23-38页
   ·系统整体设计方案第23-25页
     ·核心处理器选型第23页
     ·系统整体结构第23-25页
   ·CPU核心系统设计第25-27页
   ·外围电路及接口电路设计第27-30页
     ·电源电路第27页
     ·晶振电压及PLL电压电路第27-28页
     ·复位电路第28页
     ·串行接口电路第28页
     ·JTAG接口电路第28-30页
   ·存储系统设计第30-36页
     ·NIOS的存储系统第30-32页
     ·专用串行配置器件EPCS4接口电路第32-34页
     ·Flash存储器接口电路第34-35页
     ·SDRAM存储器接口电路第35-36页
   ·PCB设计第36-38页
第4章 系统软件配置及硬件调试第38-53页
   ·NIOS CPU开发工具——SOPC Builder第38-39页
   ·调试工具—QuartusⅡ第39页
   ·软件开发调试工具—NIOS Ⅱ IDE第39-41页
   ·NIOS软核的软件配置第41-46页
     ·NIOS CPU配置第41-42页
     ·JTAG调试配置第42页
     ·加入定时器(Timer)第42-43页
     ·加入外部RAM总线——Avalon三态总线桥第43页
     ·通讯接口第43-44页
     ·片上ROM及RAM设置第44页
     ·FLASH设置第44-45页
     ·SDRAM设置第45页
     ·按键PIO与LED PIO设置第45页
     ·指定基地址第45-46页
     ·配置NIOS软核第46页
   ·整体系统配置第46-49页
     ·SDRAM的时钟输入第47-48页
     ·restet_n信号的同步第48-49页
   ·系统调试结果第49-53页
     ·EP1C12Q240C8主芯片调试第49-50页
     ·串口调试第50-51页
     ·SDRAM调试第51-52页
     ·FLASH调试第52-53页
第5章 μC/OS实时操作系统第53-63页
   ·μC/OS实时操作系统的特点第53页
   ·μC/OS的内核第53-60页
     ·任务第53-54页
     ·任务状态第54-56页
     ·任务控制块(OS_TCBs)第56-58页
     ·就绪表(Ready List)第58页
     ·任务调度第58-60页
     ·时钟节拍第60页
     ·任务间的通讯与同步第60页
   ·μC/OS的移植第60-62页
   ·μC/OS测试第62-63页
第6章 总结与展望第63-65页
致谢第65-66页
参考文献第66-69页
攻读硕士学位期间发表的论文第69-70页
附录第70页

论文共70页,点击 下载论文
上一篇:APCVD法制备硅化钛纳米线、薄膜及其性能的研究
下一篇:区域技术跨越能力评价研究