基于FPGA的FFT处理器的实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-18页 |
| ·课题背景 | 第9-11页 |
| ·课题来源及研究的目的和意义 | 第9-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·现场可编程门阵列简介 | 第11-13页 |
| ·现场可编程门阵列概述 | 第11-12页 |
| ·CYCLONE系列器件概述 | 第12-13页 |
| ·硬件描述语言简介 | 第13-14页 |
| ·QUARTUS II 4.0 软件简介 | 第14-15页 |
| ·流水线设计简介 | 第15-17页 |
| ·本论文主要研究内容 | 第17-18页 |
| 第2章 FFT整体方案设计 | 第18-24页 |
| ·FFT数学理论及算法 | 第18-20页 |
| ·快速傅里叶变换原理 | 第18-19页 |
| ·基4 算法讨论 | 第19-20页 |
| ·几种Radix蝶型运算的比较 | 第20页 |
| ·RAM结构的设计 | 第20-21页 |
| ·FFT整体结构研究 | 第21-23页 |
| ·顺序处理 | 第21-22页 |
| ·并行迭代和阵列处理 | 第22页 |
| ·级联处理 | 第22-23页 |
| ·FFT整体结构设计 | 第23页 |
| ·本章小结 | 第23-24页 |
| 第3章 FFT处理器的设计 | 第24-43页 |
| ·蝶型单元整体设计 | 第24-25页 |
| ·复乘单元的设计 | 第25-32页 |
| ·CORDIC算法简介 | 第25-27页 |
| ·CORDIC算法与FFT复乘运算的关系 | 第27-28页 |
| ·复乘运算单元的CORDIC流水线形式及其改进 | 第28-30页 |
| ·模校单元的设计 | 第30-31页 |
| ·CORDIC的旋转系数 | 第31页 |
| ·时序仿真结果 | 第31-32页 |
| ·后续单元的设计 | 第32-34页 |
| ·复数加法单元设计 | 第32-33页 |
| ·数据同步处理 | 第33-34页 |
| ·地址发生器 | 第34-41页 |
| ·FFT数据存取规律分析 | 第34-36页 |
| ·RAM地址发生器的设计 | 第36-39页 |
| ·ROM及其地址发生器的设计 | 第39-41页 |
| ·状态发生器的设计 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第4章 FFT处理器误差分析 | 第43-52页 |
| ·CORDIC复乘运算器误差分析 | 第43-47页 |
| ·旋转角度扩展 | 第43-44页 |
| ·近似误差分析 | 第44-45页 |
| ·舍入误差分析 | 第45-46页 |
| ·总体误差分析 | 第46页 |
| ·针对CORDIC误差采取的措施 | 第46-47页 |
| ·FFT有限字长效应分析 | 第47-51页 |
| ·蝶型运算统计模型 | 第47-48页 |
| ·FFT乘法运算量化误差 | 第48页 |
| ·防数据溢出措施 | 第48-51页 |
| ·本章小结 | 第51-52页 |
| 第5章 FFT处理器的测试 | 第52-62页 |
| ·FFT处理器的实现方法 | 第52-54页 |
| ·FPGA开发软件 | 第52页 |
| ·器件编译 | 第52-53页 |
| ·综合结果 | 第53-54页 |
| ·FPGA硬件测试系统的设计 | 第54-58页 |
| ·测试系统整体分析 | 第54-55页 |
| ·硬件电路的设计 | 第55-58页 |
| ·测试结果 | 第58-60页 |
| ·直流信号的测试 | 第58-59页 |
| ·三角波的测试 | 第59-60页 |
| ·正弦波的测试 | 第60页 |
| ·本章小结 | 第60-62页 |
| 结论 | 第62-63页 |
| 参考文献 | 第63-66页 |
| 附录1 | 第66-67页 |
| 附录2 | 第67-70页 |
| 攻读学位期间发表的学术论文 | 第70-71页 |
| 致谢 | 第71页 |