| 第一章 引言 | 第1-14页 |
| ·课题意义及应用背景 | 第8-9页 |
| ·信道编码简介 | 第9-11页 |
| ·软件无线电系统概述 | 第11-12页 |
| ·RS码编译码器的设计实现 | 第12-13页 |
| ·论文的研究内容及安排 | 第13-14页 |
| 第二章 纠错码基础 | 第14-19页 |
| ·代数基础知识 | 第14-15页 |
| ·群 | 第14页 |
| ·域 | 第14-15页 |
| ·有限域 | 第15页 |
| ·编码基本理论 | 第15-19页 |
| ·线性分组码 | 第15-17页 |
| ·循环码 | 第17-18页 |
| ·BCH码 | 第18-19页 |
| 第三章 RS码及其编译码算法 | 第19-30页 |
| ·RS码概述 | 第19页 |
| ·RS码数学定义 | 第19-20页 |
| ·RS码编码算法 | 第20-21页 |
| ·RS码译码算法 | 第21-30页 |
| ·伴随式计算 | 第22-23页 |
| ·求解错误位置多项式 | 第23-27页 |
| ·钱搜索求错误位置值 | 第27-28页 |
| ·计算错误值 | 第28页 |
| ·小结 | 第28-30页 |
| 第四章 ADSP21161及其开发环境Visual DSP 2.0++ | 第30-37页 |
| ·AD公司SHARC系列DSP概述 | 第30页 |
| ·ADSP21161简介 | 第30-33页 |
| ·处理器核 | 第32页 |
| ·存储器组织 | 第32页 |
| ·处理器内部总线 | 第32页 |
| ·其他 | 第32-33页 |
| ·指令系统 | 第33-34页 |
| ·计算类操作和数据存取 | 第33页 |
| ·程序流控制 | 第33-34页 |
| ·其它类指令 | 第34页 |
| ·ADSP-21161系统开发流程 | 第34-35页 |
| ·Visual DSP ++2.0开发环境介绍 | 第35-37页 |
| 第五章 RS编解码的DSP实现 | 第37-47页 |
| ·系统硬件构成 | 第37-38页 |
| ·RS编解码器实现的分析流程 | 第38-39页 |
| ·RS编解码器在ADSP-21161上特性分析 | 第39-40页 |
| ·汇编优化 | 第40-42页 |
| ·指令的并行操作 | 第40-41页 |
| ·后修改地址操作 | 第41页 |
| ·存储空间的分配 | 第41页 |
| ·利用循环寻址方式 | 第41页 |
| ·存储器的合理使用 | 第41页 |
| ·链接描述文件(ldf)的编写 | 第41-42页 |
| ·实验结果 | 第42-47页 |
| ·实验结果分析 | 第42页 |
| ·软硬件测试 | 第42-44页 |
| ·程序的FLASH下载 | 第44-47页 |
| 第六章 交织/解交织的DSP实现 | 第47-50页 |
| ·交织/解交织原理 | 第47-48页 |
| ·交织/解交织实现 | 第48-50页 |
| 第七章 联调主程序 | 第50-55页 |
| 第八章 结论 | 第55-56页 |
| 参考文献 | 第56-58页 |
| 致谢 | 第58-59页 |
| 附录A ADSP21161结构图 | 第59-60页 |
| 附录B 硬件调试实验板 | 第60-61页 |
| 个人简历 | 第61页 |