1 前言 | 第1-14页 |
1.1 国内外发展现状 | 第8-10页 |
1.1.1 国内发展现状 | 第8-9页 |
1.1.2 国外发展现状 | 第9-10页 |
1.2 主要研究内容 | 第10页 |
1.3 涉及的主要技术 | 第10-12页 |
1.4 研究思路和方法 | 第12-14页 |
2 运动图像实时压缩编解码概述 | 第14-15页 |
2.1 运动图像实时压缩编解码的应用 | 第14页 |
2.2 运动图像实时压缩编解码的主要技术指标 | 第14-15页 |
3 运动图像实时压缩编解码的硬件设计 | 第15-33页 |
3.1 系统总体硬件结构 | 第15页 |
3.2 DSP部分的硬件设计 | 第15-21页 |
3.2.1 ADSP2181系统体系结构及特性 | 第16-20页 |
3.2.2 ADSP2181的典型应用 | 第20页 |
3.2.3 ADSP2181的硬件设计 | 第20-21页 |
3.3 压缩、编码及解压缩、解码部分的硬件设计 | 第21-27页 |
3.3.1 设计方案 | 第21页 |
3.3.2 数字视频编解码器ADV611概述 | 第21-25页 |
3.3.3 ADV611的主要特性 | 第25-26页 |
3.3.4 ADV611的主机接口 | 第26-27页 |
3.3.5 ADV611的其它接口 | 第27页 |
3.4 图像采集部分的硬件设计 | 第27-29页 |
3.4.1 可编程视频输入处理器SAA7111概述 | 第27-28页 |
3.4.2 采集部分主要电路设计 | 第28-29页 |
3.5 图像回放部分的硬件设计 | 第29-30页 |
3.5.1 数字视频编码器SAA7185概述 | 第29-30页 |
3.5.2 图像回放部分接口设计 | 第30页 |
3.6 其它部分硬件电路的设计 | 第30-33页 |
3.6.1 与其它DSP电路的接口设计 | 第31页 |
3.6.2 I~2C总线部分的设计 | 第31-33页 |
4 运动图像实时压缩编解码的软件设计 | 第33-45页 |
4.1 软件整体规划 | 第33-34页 |
4.1.1 软件开发思路 | 第33页 |
4.1.2 软件开发前期工作 | 第33-34页 |
4.2 ADSP2181软件 | 第34页 |
4.2.1 ADSP2181寄存器及其位定义 | 第34页 |
4.2.2 ADSP2181部分的软件设计 | 第34页 |
4.3 压缩、编码部分的软件设计 | 第34-38页 |
4.3.1 编码ADV611的软件设计 | 第34-36页 |
4.3.2 视频输入处理部分SAA7111的软件设计 | 第36-38页 |
4.4 解压缩、解码部分的软件设计 | 第38-39页 |
4.4.1 解码ADV611的软件设计 | 第38-39页 |
4.4.2 视频输出处理部分SAA7185的软件设计 | 第39页 |
4.5 串口通信软件设计 | 第39-41页 |
4.6 双端口RAM部分的软件设计 | 第41-42页 |
4.7 I~2C总线部分的软件设计 | 第42-45页 |
5 调试及分析 | 第45-47页 |
总结 | 第47-48页 |
致谢 | 第48-49页 |
参考文献 | 第49-50页 |
附录 | 第50-54页 |