| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 引言 | 第10-15页 |
| ·低应变检测仪器的发展及现状 | 第10-12页 |
| ·关于低应变反射波检测仪器 | 第10-11页 |
| ·国外的发展与现状 | 第11页 |
| ·国内的发展与现状 | 第11-12页 |
| ·本课题的来源和背景 | 第12-14页 |
| ·本论文研究的主要目的及主要内容 | 第14-15页 |
| 第二章 系统的相关理论与技术 | 第15-50页 |
| ·低应变反射波法 | 第15-23页 |
| ·低应变发射波法的基本原理 | 第15-18页 |
| ·现场检测技术 | 第18-21页 |
| ·波形分析与结果判定 | 第21-23页 |
| ·FPGA技术 | 第23-32页 |
| ·FPGA/CPLD概述 | 第24-26页 |
| ·FPGA/CPLD的基本结构 | 第26-28页 |
| ·FPGA/CPLD的设计流程 | 第28-31页 |
| ·低成本 FPGA Cyclone Ⅱ | 第31-32页 |
| ·SOPC技术 | 第32-40页 |
| ·SOC概述 | 第32-33页 |
| ·SOPC技术介绍 | 第33-34页 |
| ·SOPC系统设计 | 第34-36页 |
| ·SOPC硬件系统设计 | 第36-38页 |
| ·SOPC软件系统设计 | 第38-39页 |
| ·基于 SOPC的软硬件协同设计 | 第39-40页 |
| ·Nios Ⅱ软核处理器 | 第40-50页 |
| ·Nios Ⅱ软核处理器概述 | 第40-45页 |
| ·中断机制 | 第45-46页 |
| ·Avanlon总线 | 第46-49页 |
| ·外围设备 | 第49-50页 |
| 第三章 系统的总体设计 | 第50-53页 |
| ·系统的总体框架设计 | 第50-51页 |
| ·系统的技术指标 | 第51-52页 |
| ·系统的技术路线 | 第52-53页 |
| 第四章 系统的硬件设计 | 第53-74页 |
| ·电源模块 | 第53-55页 |
| ·SOPC模块 | 第55-65页 |
| ·FPGA核心电路 | 第55-57页 |
| ·FPGA配置电路 | 第57-59页 |
| ·外部存储器 | 第59-62页 |
| ·外围接口 | 第62-65页 |
| ·信号采集模块 | 第65-70页 |
| ·信号调理电路 | 第65-68页 |
| ·模数转换电路 | 第68-70页 |
| ·电路板设计 | 第70-74页 |
| ·滤波与抗干扰 | 第70-71页 |
| ·PCB布线与制板 | 第71-74页 |
| 第五章 系统的软件设计 | 第74-103页 |
| ·基于 Nios Ⅱ的 SOPC系统开发流程 | 第75-76页 |
| ·SOPC平台的搭建 | 第76-86页 |
| ·创建 Quartus Ⅱ工程 | 第77页 |
| ·创建 Nios Ⅱ系统 | 第77-80页 |
| ·配置 Nios Ⅱ系统 | 第80-83页 |
| ·生成 Nios Ⅱ系统 | 第83页 |
| ·集成 Nios Ⅱ系统到 Quartus Ⅱ工程 | 第83-85页 |
| ·FPGA配置和 Flash编程 | 第85-86页 |
| ·μC/OS-Ⅱ操作系统的移植 | 第86-88页 |
| ·μC/OS-Ⅱ操作系统概述 | 第86页 |
| ·μC/OS-Ⅱ在Nios Ⅱ上的移植 | 第86-87页 |
| ·μC/OS-Ⅱ在Nios Ⅱ上的实现 | 第87-88页 |
| ·基于 Nios Ⅱ的应用程序开发 | 第88-103页 |
| ·主程序 | 第89-92页 |
| ·SDRAM调试 | 第92-94页 |
| ·Flash存储器调试 | 第94-95页 |
| ·串口通信 | 第95-97页 |
| ·信号采集处理 | 第97-99页 |
| ·LCD触摸显示接口 | 第99-103页 |
| 结论与展望 | 第103-105页 |
| 参考文献 | 第105-108页 |
| 致谢 | 第108-109页 |
| 附录 攻读硕士学位期间的成果 | 第109页 |