| 摘要 | 第1-4页 |
| Abstract | 第4-11页 |
| 第一章 绪论 | 第11-19页 |
| ·引言 | 第11页 |
| ·DSP处理器综述 | 第11-13页 |
| ·DSP处理器的发展过程 | 第11-12页 |
| ·DSP处理器的基本特点 | 第12页 |
| ·DSP处理器的发展趋势 | 第12-13页 |
| ·现代典型数字信号处理器 | 第13-16页 |
| ·MediaDSP64的特点与应用 | 第16-17页 |
| ·本文的内容安排以及主要贡献 | 第17-19页 |
| 第二章 微处理器流水线控制与数据旁路机制研究 | 第19-43页 |
| ·流水线效率以及冲突化解 | 第19-21页 |
| ·结构冲突及其化解 | 第19-20页 |
| ·控制冲突及其化解 | 第20页 |
| ·数据冲突及其化解 | 第20-21页 |
| ·流水线控制机制模型 | 第21-24页 |
| ·流水线数据旁路机制模型 | 第24-28页 |
| ·相关研究 | 第24页 |
| ·通用旁路模型的建立 | 第24-27页 |
| ·旁路设计的复杂度评估 | 第27-28页 |
| ·MD64的数据旁路机制设计 | 第28-39页 |
| ·对应模型的结构分析 | 第29-31页 |
| ·数据转发 | 第31-35页 |
| ·冲突检测 | 第35-39页 |
| ·方案比较 | 第39-41页 |
| ·本章小结 | 第41-43页 |
| 第三章 媒体数字信号处理器存储结构及数据搬运机制研究 | 第43-63页 |
| ·处理器存储结构及数据搬运研究的必要性 | 第43-45页 |
| ·媒体数字信号处理器存储结构 | 第43-45页 |
| ·数字信号处理器中的DMA技术 | 第45页 |
| ·媒体处理的数据存储与搬运特点 | 第45-47页 |
| ·基于DMA的数据搬运机制 | 第47-51页 |
| ·数据搬运任务与数据计算任务的并行性 | 第47页 |
| ·二维数据信息的搬运 | 第47-49页 |
| ·多任务层次化的数据搬运 | 第49-50页 |
| ·DMA的配置启动方式 | 第50-51页 |
| ·多模DMA引擎的微结构设计 | 第51-57页 |
| ·DMA任务控制器设计 | 第51-55页 |
| ·DMA数据传输单元的实现 | 第55-56页 |
| ·多模DMA引擎框架 | 第56-57页 |
| ·实验数据及评测 | 第57-61页 |
| ·任务开销评测 | 第58-59页 |
| ·数据传输效率评测 | 第59-60页 |
| ·硬件综合数据 | 第60-61页 |
| ·本章小结 | 第61-63页 |
| 第四章 基于DSP的异常处理机制与应用研究 | 第63-87页 |
| ·DSP的嵌入式应用 | 第64-66页 |
| ·嵌入式实时操作系统 | 第64-65页 |
| ·软件调试工具 | 第65-66页 |
| ·MD64硬件资源 | 第66-68页 |
| ·MIPS兼容性指令集 | 第66页 |
| ·RISC/DSP流水线构架 | 第66-67页 |
| ·系统协处理器 | 第67-68页 |
| ·流水线上精确异常机制 | 第68-80页 |
| ·精确异常的实现方案 | 第69-74页 |
| ·MD64异常流水线设计 | 第74-80页 |
| ·中断控制与处理方式 | 第80-83页 |
| ·MD64中断源 | 第80-81页 |
| ·中断控制 | 第81-83页 |
| ·中断处理方式 | 第83页 |
| ·实验结果、性能评估与应用验证 | 第83-85页 |
| ·本章小结 | 第85-87页 |
| 总结与展望 | 第87-89页 |
| 参考文献 | 第89-93页 |
| 作者攻读硕士期间发表的论文 | 第93页 |
| 作者攻读硕士期间参加的科研工作 | 第93-95页 |
| 致谢 | 第95页 |