首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

H.264中CAVLC解码器的VLSI设计

致谢第1-6页
中文摘要第6-7页
ABSTRACT第7-14页
1 引言第14-18页
   ·研究背景第14-15页
   ·研究目的及意义第15页
   ·CAVLC研究现状第15-16页
   ·主要工作和论文结构第16-18页
2 视频编码技术第18-32页
   ·视频编码意义第18页
   ·视频编码的依据第18-19页
   ·视频编码技术综述第19-24页
     ·预测编码第19-20页
     ·变换编码第20-22页
     ·熵编码第22-24页
   ·视频编码标准的发展历程第24-25页
   ·H.264视频编码标准第25-31页
     ·H.264编解码器第25-27页
     ·H.264结构第27页
     ·H.264标准的技术特点第27-30页
     ·H.264的档次及应用第30-31页
   ·本章小结第31-32页
3 H.264中的CAVLC第32-48页
   ·CAVLC基本原理第32页
   ·CAVLC中的语法元素第32-33页
   ·CAVLC编码流程第33-38页
     ·对coeff_token进行编码第33-34页
     ·编码每个拖尾系数的符号第34-35页
     ·编码剩余的非零系数幅值Level第35-38页
     ·编码total_zeros第38页
     ·编码每一个非零系数的游程run_before第38页
   ·CAVLC解码过程第38-44页
     ·解码coeff_token第39-40页
     ·解码拖尾系数符号第40页
     ·解码其它的非零系数幅值Level第40-42页
     ·解码total_zeros第42页
     ·解码游程run_before第42-44页
     ·将非零系数幅值和游程信息进行合并第44页
   ·编解码举例第44-47页
     ·编码过程第44-46页
     ·解码过程第46-47页
   ·本章小结第47-48页
4 CAVLC解码器的VLSI没计第48-70页
   ·设计目标第48页
   ·设计实现第48-69页
     ·缓冲器第50-52页
     ·首"1"检测器第52-53页
     ·控制器第53-56页
     ·coeff_token解码模块第56-59页
     ·T1_sign解码模块第59-60页
     ·level解码模块第60-63页
     ·total_zeros解码模块第63-64页
     ·run解码模块第64-66页
     ·level和run合并模块第66-67页
     ·读指针更新模块第67-69页
   ·本章小结第69-70页
5 设计的验证和综合第70-80页
   ·验证方案第70-75页
     ·RAM第70-71页
     ·测试向量第71-74页
     ·testbench第74-75页
   ·功能仿真第75-77页
   ·综合及门级仿真第77-78页
   ·设计的性能评估第78-79页
   ·本章小结第79-80页
6 结论第80-82页
   ·总结第80页
   ·展望第80-82页
参考文献第82-84页
附录第84-90页
作者简历第90-94页
学位论文数据集第94页

论文共94页,点击 下载论文
上一篇:宽频带共形天线的研究
下一篇:CMMB与T-MMB中LDPC码编码器的研究与FPGA实现