H.264中CAVLC解码器的VLSI设计
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-14页 |
1 引言 | 第14-18页 |
·研究背景 | 第14-15页 |
·研究目的及意义 | 第15页 |
·CAVLC研究现状 | 第15-16页 |
·主要工作和论文结构 | 第16-18页 |
2 视频编码技术 | 第18-32页 |
·视频编码意义 | 第18页 |
·视频编码的依据 | 第18-19页 |
·视频编码技术综述 | 第19-24页 |
·预测编码 | 第19-20页 |
·变换编码 | 第20-22页 |
·熵编码 | 第22-24页 |
·视频编码标准的发展历程 | 第24-25页 |
·H.264视频编码标准 | 第25-31页 |
·H.264编解码器 | 第25-27页 |
·H.264结构 | 第27页 |
·H.264标准的技术特点 | 第27-30页 |
·H.264的档次及应用 | 第30-31页 |
·本章小结 | 第31-32页 |
3 H.264中的CAVLC | 第32-48页 |
·CAVLC基本原理 | 第32页 |
·CAVLC中的语法元素 | 第32-33页 |
·CAVLC编码流程 | 第33-38页 |
·对coeff_token进行编码 | 第33-34页 |
·编码每个拖尾系数的符号 | 第34-35页 |
·编码剩余的非零系数幅值Level | 第35-38页 |
·编码total_zeros | 第38页 |
·编码每一个非零系数的游程run_before | 第38页 |
·CAVLC解码过程 | 第38-44页 |
·解码coeff_token | 第39-40页 |
·解码拖尾系数符号 | 第40页 |
·解码其它的非零系数幅值Level | 第40-42页 |
·解码total_zeros | 第42页 |
·解码游程run_before | 第42-44页 |
·将非零系数幅值和游程信息进行合并 | 第44页 |
·编解码举例 | 第44-47页 |
·编码过程 | 第44-46页 |
·解码过程 | 第46-47页 |
·本章小结 | 第47-48页 |
4 CAVLC解码器的VLSI没计 | 第48-70页 |
·设计目标 | 第48页 |
·设计实现 | 第48-69页 |
·缓冲器 | 第50-52页 |
·首"1"检测器 | 第52-53页 |
·控制器 | 第53-56页 |
·coeff_token解码模块 | 第56-59页 |
·T1_sign解码模块 | 第59-60页 |
·level解码模块 | 第60-63页 |
·total_zeros解码模块 | 第63-64页 |
·run解码模块 | 第64-66页 |
·level和run合并模块 | 第66-67页 |
·读指针更新模块 | 第67-69页 |
·本章小结 | 第69-70页 |
5 设计的验证和综合 | 第70-80页 |
·验证方案 | 第70-75页 |
·RAM | 第70-71页 |
·测试向量 | 第71-74页 |
·testbench | 第74-75页 |
·功能仿真 | 第75-77页 |
·综合及门级仿真 | 第77-78页 |
·设计的性能评估 | 第78-79页 |
·本章小结 | 第79-80页 |
6 结论 | 第80-82页 |
·总结 | 第80页 |
·展望 | 第80-82页 |
参考文献 | 第82-84页 |
附录 | 第84-90页 |
作者简历 | 第90-94页 |
学位论文数据集 | 第94页 |