基于总线架构的多核系统编程模型及数据安全性研究
摘要 | 第1-6页 |
Abstract | 第6-7页 |
致谢 | 第7-13页 |
第一章 绪论 | 第13-16页 |
·多核编程技术简介 | 第13-14页 |
·研究背景及研究意义 | 第14-15页 |
·论文主要研究内容和结构 | 第15-16页 |
第二章 多核编程的相关理论基础 | 第16-25页 |
·多核系统编程当前面临的几个理论上的难题 | 第16-18页 |
·加速比的限制 | 第16-17页 |
·临界区数据的保护 | 第17页 |
·多核并行的额外开销 | 第17-18页 |
·负载平衡问题 | 第18页 |
·硬件条件的限制 | 第18页 |
·常见多核系统架构及核间通讯方式 | 第18-21页 |
·SMP 系统架构 | 第18-19页 |
·MPP 系统架构 | 第19-20页 |
·NUMA 系统架构 | 第20-21页 |
·常见的多核同步解决方案 | 第21-25页 |
·软件算法层面的解决方案 | 第21-22页 |
·硬件层面的解决方案 | 第22-24页 |
·软件锁和原子操作的关系 | 第24-25页 |
第三章 基于MPSOC 平台的软件编程实现方法 | 第25-31页 |
·MPSOC 软件模拟平台简介 | 第25页 |
·SystemC 封装方法 | 第25-26页 |
·系统的存储器地址映射方式 | 第26-27页 |
·基于该平台的程序设计方法 | 第27-31页 |
·数据存取地址的指定 | 第27-28页 |
·程序中获取系统的硬件配置信息 | 第28页 |
·核间通讯的硬件基础 | 第28-29页 |
·程序的编译运行方法 | 第29页 |
·API 接口函数的支持 | 第29-31页 |
第四章 多核系统的栅栏同步算法和实现 | 第31-38页 |
·什么是栅栏(Barrier)同步 | 第31页 |
·常见栅栏同步方案 | 第31-33页 |
·常见方案应用在多核系统中的普适性不足 | 第33-34页 |
·本文提出的解决方案 | 第34-38页 |
第五章 基于MPSOC 系统的典型算法实验 | 第38-51页 |
·多核并行矩阵乘法运算 | 第38-41页 |
·多核希尔排序运算 | 第41-47页 |
·希尔排序介绍 | 第41-42页 |
·算法的实现 | 第42-44页 |
·实验结果及数据分析 | 第44-47页 |
·多核FFT 运算 | 第47-50页 |
·MPSOC 系统实验 | 第47-49页 |
·网络型多核Nios 系统实验 | 第49-50页 |
·实验总结 | 第50-51页 |
第六章 基于多核JPEG 解码运算的实验分析 | 第51-67页 |
·JPEG 压缩技术介绍 | 第51-52页 |
·图像压缩技术简介 | 第51页 |
·静态图像压缩标准 | 第51-52页 |
·JPEG 图像的解码过程 | 第52-59页 |
·JPEG 文件的二进制格式 | 第52-53页 |
·JPEG 解码流程各环节介绍 | 第53-59页 |
·JPEG 解码的多核系统实现 | 第59-67页 |
·全对称工作方式的解决方案 | 第59-61页 |
·不对称工作方式的解决方案 | 第61-62页 |
·实验结果分析 | 第62-65页 |
·一种减小总线繁忙率的硬件解决方法 | 第65-66页 |
·其它解决方案 | 第66-67页 |
第七章 总结与展望 | 第67-68页 |
·总结 | 第67页 |
·展望 | 第67-68页 |
参考文献 | 第68-70页 |
攻读硕士学位期间发表的论文 | 第70-71页 |