| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·智能电缆路径检测仪简介 | 第7-8页 |
| ·国内外发展现状 | 第8-9页 |
| ·研究的背景和意义 | 第9-10页 |
| ·本论文的研究成果和内容安排 | 第10-11页 |
| ·本章小结 | 第11-13页 |
| 第二章 智能电缆路径检测仪的基本原理与总体构架 | 第13-23页 |
| ·基本原理 | 第13-17页 |
| ·毕奥-萨伐尔定律 | 第13-14页 |
| ·载流长直导线的磁场 | 第14-15页 |
| ·电磁感应定律 | 第15页 |
| ·感生电动势和动生电动势 | 第15-17页 |
| ·接收机构架设计 | 第17-18页 |
| ·接收机探测原理 | 第18-21页 |
| ·峰值原理 | 第18-19页 |
| ·谷值原理 | 第19-21页 |
| ·本章小结 | 第21-23页 |
| 第三章 检测系统的硬件设计 | 第23-41页 |
| ·FPGA 简介及选型 | 第24-28页 |
| ·大规模FPGA 设计 | 第24-26页 |
| ·FPGA 选型 | 第26-28页 |
| ·FPGA 外围模块 | 第28-33页 |
| ·AD控制电路 | 第28-30页 |
| ·单片机通信电路 | 第30-31页 |
| ·电子开关控制电路 | 第31-33页 |
| ·AVR 单片机外围模块 | 第33-40页 |
| ·AVR单片机简介 | 第33-36页 |
| ·键盘模块 | 第36-37页 |
| ·液晶模块 | 第37-39页 |
| ·与E2PROM之间的通信 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 检测系统的软件设计 | 第41-63页 |
| ·FPGA 开发流程及 Verilog HDL 语言介绍 | 第41-44页 |
| ·FPGA 开发流程 | 第41-42页 |
| ·Verilog硬件描述语言 | 第42-44页 |
| ·开发软件QuartusII简介 | 第44页 |
| ·FPGA程序设计 | 第44-53页 |
| ·数据的接收及处理 | 第44-48页 |
| ·与单片机之间的SPI通信模块设计 | 第48-49页 |
| ·控制字处理模块 | 第49-52页 |
| ·分频模块 | 第52-53页 |
| ·单片机程序设计 | 第53-61页 |
| ·键盘程序设计 | 第53-56页 |
| ·从E2PROM中读写数据 | 第56-57页 |
| ·液晶模块的控制 | 第57-61页 |
| ·本章小结 | 第61-63页 |
| 第五章 仿真结果与分析 | 第63-67页 |
| ·毛刺问题的处理 | 第63-64页 |
| ·FPGA系统的整体仿真 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 总结 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 附录 | 第73-74页 |