首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信网论文--一般性问题论文--测试、运行论文

基于VSC8248的高速误码测试系统的设计与实现

摘要第1-6页
Abstract第6-12页
第1章 绪论第12-17页
   ·课题研究的目的与意义第12-13页
   ·国内外研究现状分析与发展趋势第13-15页
   ·课题的研究内容与本文的结构安排第15-17页
     ·课题的研究内容第15-16页
     ·本文的结构安排第16-17页
第2章 高速误码测试系统工作原理与方案设计第17-26页
   ·高速误码测试系统的工作原理第17-20页
     ·误码测试系统的工作原理第17-18页
     ·被测系统误码率的计算第18-19页
     ·被测系统误码测试时间选取第19页
     ·误码测试系统的关键问题分析第19-20页
   ·高速误码测试系统的方案选择第20-24页
     ·高速误码测试系统实现方案的分析与对比第20-22页
     ·系统的方案设计第22-24页
   ·误码测试系统的性能指标与技术参数第24-25页
   ·本章小结第25-26页
第3章 误码测试系统的硬件电路设计第26-45页
   ·时钟分配系统的硬件电路设计第26-31页
     ·系统抖动分析第26-27页
     ·高速误码测试系统时钟系统方案分析第27-30页
     ·高速误码测试系统的时钟电路设计第30-31页
     ·时钟分配系统优化设计第31页
   ·电源分配系统的硬件电路设计第31-38页
     ·系统对功耗的计算与分析第32-33页
     ·系统供电方案分析第33-34页
     ·电源分配系统电路设计第34-38页
   ·高速接口的硬件电路设计第38-41页
     ·光接口电路设计第38-39页
     ·电接口电路设计第39-41页
   ·控制系统的硬件电路设计第41-42页
   ·液晶显示电路设计第42-43页
   ·通信接口的设计第43-44页
   ·本章小结第44-45页
第4章 高速PCB设计与信号完整性分析第45-57页
   ·高速信号完整性问题理论分析第45-46页
   ·高速PCB设计第46-51页
     ·高速PCB叠层设计第46-48页
     ·阻抗设计第48-49页
     ·端接设计第49-50页
     ·EMC设计第50-51页
   ·信号完整性仿真第51-53页
     ·时钟信号完整性仿真第51-52页
     ·发送端测试信号完整性仿真第52-53页
   ·电源完整性仿真第53-56页
     ·1.2V电源完整性仿真第55页
     ·1.8V电源完整性仿真第55页
     ·3.3V电源完整性仿真第55-56页
   ·本章小结第56-57页
第五章 误码测试系统的软件设计与系统调试第57-67页
   ·误码测试系统的软件设计第57-60页
     ·上位机软件的设计思路第57页
     ·底层软件的设计思路第57-60页
   ·误码测试系统的发送端调试第60-63页
     ·发送端的测试原理以及测试方法第60-62页
     ·测试结果与分析第62-63页
   ·误码测试系统的接收端调试第63-66页
     ·接收端的测试原理以及测试方法第63-65页
     ·接收端的测试结果及分析第65-66页
   ·本章小结第66-67页
第六章 总结与展望第67-69页
   ·全文的工作总结第67-68页
   ·展望第68-69页
致谢第69-70页
参考文献第70-72页

论文共72页,点击 下载论文
上一篇:LDPC码编译码技术研究及其在LTE-A系统中的应用
下一篇:OFDM系统降低峰均比技术的研究