LDPC码编译码技术研究及其在LTE-A系统中的应用
| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 目录 | 第7-9页 |
| 第1章 绪论 | 第9-15页 |
| ·LTE-A的研究现状 | 第9-10页 |
| ·LDPC的提出和发展现状 | 第10-13页 |
| ·LDPC码的提出背景 | 第10-11页 |
| ·LDPC码的发展现状 | 第11-12页 |
| ·LDPC码的优点 | 第12-13页 |
| ·本文研究工作和内容安排 | 第13-15页 |
| 第2章 LDPC码编码技术 | 第15-23页 |
| ·LDPC码校验矩阵的构造 | 第15-18页 |
| ·Gallager随机构造法 | 第16-17页 |
| ·LDPC码的代数构造(准循环LDPC码) | 第17-18页 |
| ·LDPC码编码技术 | 第18-22页 |
| ·传统LDPC编码技术 | 第18-19页 |
| ·RU编码算法 | 第19-21页 |
| ·准循环LDPC编码算法 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 LDPC码译码算法 | 第23-32页 |
| ·LDPC码译码算法思想 | 第23-24页 |
| ·LDPC码译码算法 | 第24-31页 |
| ·概率BP译码算法 | 第24-27页 |
| ·对数域BP译码算法 | 第27-29页 |
| ·最小和积译码算法 | 第29-31页 |
| ·本章小结 | 第31-32页 |
| 第4章 LDPC码性能分析 | 第32-46页 |
| ·LDPC码用于LTE-A系统的背景 | 第32-33页 |
| ·LDPC码系统参数 | 第33-35页 |
| ·LDPC码信道编码过程 | 第35-37页 |
| ·LDPC码校验矩阵的构造 | 第35-36页 |
| ·LDPC编码算法 | 第36页 |
| ·LDPC译码算法及其仿真结果 | 第36-37页 |
| ·LDPC码性能仿真与分析 | 第37-45页 |
| ·不同调试方式下信道编码的误码率 | 第37-38页 |
| ·信道噪声与调制方式对LDPC码的联合影响 | 第38-41页 |
| ·译码算法对LDPC码性能的影响 | 第41-42页 |
| ·码长对LDPC码性能的影响 | 第42-44页 |
| ·译码迭代次数对LDPC码性能的影响 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第5章 LDPC码在LTE-A下行链路中的应用 | 第46-57页 |
| ·LTE-A下行链路结构 | 第46-47页 |
| ·下行链路关键模块 | 第47-51页 |
| ·循环冗余校验模块 | 第48页 |
| ·LDPC信道编码模块 | 第48-49页 |
| ·速率匹配模块 | 第49页 |
| ·QPSK调制模块 | 第49-50页 |
| ·信道估计模块 | 第50页 |
| ·OFDM调制模块 | 第50-51页 |
| ·MIMO信道过程 | 第51-52页 |
| ·LDPC码在LTE-A下行链路中的仿真 | 第52-56页 |
| ·LTE-A系统下行链路参数 | 第52-53页 |
| ·LTE-A系统下行链路采用Turbo码 | 第53-54页 |
| ·LTE-A系统下行链路两种信道编码方案的比较 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第6章 总结 | 第57-60页 |
| ·全文工作总结 | 第57-58页 |
| ·下一步研究目标 | 第58-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |