X波段通信用频率合成器的仿真与设计
| 摘要 | 第3-5页 |
| ABSTRACT | 第5-6页 |
| 第一章 绪论 | 第11-17页 |
| 1.1 频率合成技术概述 | 第11-13页 |
| 1.2 国内外研究现状 | 第13-15页 |
| 1.3 课题研究意义 | 第15-16页 |
| 1.4 本文内容及论文结构 | 第16-17页 |
| 第二章 理论基础与研究工具 | 第17-32页 |
| 2.1 锁相环基本理论 | 第17-20页 |
| 2.2 小数分频锁相环 | 第20-22页 |
| 2.3 振荡器 | 第22-24页 |
| 2.4 噪声的成因 | 第24-26页 |
| 2.5 倒易混频与频率合成器 | 第26-27页 |
| 2.6 EVM与频率合成器之间的关系 | 第27-29页 |
| 2.7 MATLAB软件介绍 | 第29-30页 |
| 2.8 Cadence软件介绍 | 第30页 |
| 2.9 ADS软件介绍 | 第30-31页 |
| 2.10 本章小结 | 第31-32页 |
| 第三章 频率合成器指标分析 | 第32-41页 |
| 3.1 系统架构 | 第32-33页 |
| 3.2 可变本振与固定本振的对比 | 第33页 |
| 3.3 近端积分相位噪声指标的确定 | 第33-35页 |
| 3.4 远端相位噪声指标的确定 | 第35-36页 |
| 3.5 偏离一个信道处相位噪声指标的确定 | 第36-37页 |
| 3.6 锁定时间指标的确定 | 第37页 |
| 3.7 外参考源指标的确定 | 第37-38页 |
| 3.8 系统设计指标 | 第38-39页 |
| 3.9 本章小结 | 第39-41页 |
| 第四章 频率合成器方案论证 | 第41-63页 |
| 4.1 跳频本振频率合成器方案概述 | 第41-43页 |
| 4.2 基于锁相环法的方案比较与分析 | 第43-52页 |
| 4.3 外参考源的选型 | 第52-54页 |
| 4.4 PCB设计 | 第54-56页 |
| 4.5 结构设计 | 第56页 |
| 4.6 仿真分析 | 第56-62页 |
| 4.7 本章小结 | 第62-63页 |
| 第五章 实物验证与结果分析 | 第63-71页 |
| 5.1 实物照片 | 第63-64页 |
| 5.2 功耗的测试 | 第64页 |
| 5.3 相位噪声的测试 | 第64-66页 |
| 5.4 杂散的测试 | 第66页 |
| 5.5 锁定时间的测试 | 第66-68页 |
| 5.6 输出功率的测试 | 第68-69页 |
| 5.7 输出谐波测试 | 第69-70页 |
| 5.8 整机使用情况 | 第70页 |
| 5.9 本章小结 | 第70-71页 |
| 第六章 总结 | 第71-76页 |
| 6.1 论文总结 | 第71页 |
| 6.2 调试过程中遇到问题整理及反思 | 第71-74页 |
| 6.3 后续的改进思路 | 第74-76页 |
| 参考文献 | 第76-78页 |
| 符号与标记(附录 1) | 第78-79页 |
| 致谢 | 第79-80页 |
| 攻读硕士学位期间发表或录用的论文 | 第80-82页 |