摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第14-16页 |
主要数学符号表 | 第16-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景与意义 | 第17-18页 |
1.2 本文主要研究内容与贡献 | 第18页 |
1.3 论文结构与内容安排 | 第18-21页 |
第二章 单载波频域均衡 64QAM链路物理层关键技术 | 第21-38页 |
2.1 引言 | 第21页 |
2.2 QAM调制解调 | 第21-24页 |
2.2.1 QAM调制解调基本原理 | 第21-22页 |
2.2.2 QAM调制解调器结构 | 第22页 |
2.2.3 星座图映射 | 第22-23页 |
2.2.4 软解调 | 第23-24页 |
2.3 数字变频 | 第24-30页 |
2.3.1 数字变频基本原理 | 第24-26页 |
2.3.2 影响上下变频的因素 | 第26-27页 |
2.3.3 数字滤波器设计 | 第27-30页 |
2.4 时间同步 | 第30-31页 |
2.5 信道估计与均衡 | 第31-37页 |
2.5.1 单载波频域均衡基本原理 | 第31-35页 |
2.5.2 迫零均衡算法 | 第35页 |
2.5.3 最小均方误差均衡算法 | 第35-37页 |
2.6 本章小结 | 第37-38页 |
第三章 单载波频域均衡 64QAM链路设计与仿真 | 第38-59页 |
3.1 设计目标 | 第38-39页 |
3.1.1 功能目标 | 第38页 |
3.1.2 性能目标 | 第38-39页 |
3.2 系统整体设计 | 第39-42页 |
3.2.1 系统整体结构 | 第40页 |
3.2.2 物理层帧结构设计 | 第40-41页 |
3.2.3 系统整体信号处理流程 | 第41-42页 |
3.3 数字发射机设计 | 第42-49页 |
3.3.1 发射机的信号处理流程 | 第43-44页 |
3.3.2 编码调制 | 第44-47页 |
3.3.3 组帧 | 第47-48页 |
3.3.4 数字上变频 | 第48-49页 |
3.4 数字接收机设计 | 第49-54页 |
3.4.1 接收机的信号处理流程 | 第49页 |
3.4.2 数字下变频 | 第49-50页 |
3.4.3 时间同步过程 | 第50-52页 |
3.4.4 频率同步过程 | 第52-53页 |
3.4.5 信道估计与均衡 | 第53-54页 |
3.4.6 解调与译码 | 第54页 |
3.5 链路仿真与分析 | 第54-58页 |
3.5.1 误码率仿真 | 第54-56页 |
3.5.2 时间同步仿真 | 第56-58页 |
3.6 本章小结 | 第58-59页 |
第四章 单载波频域均衡 64QAM链路实现 | 第59-77页 |
4.1 数字发射机实现 | 第59-66页 |
4.1.1 编码调制实现 | 第60-63页 |
4.1.2 组帧实现 | 第63-65页 |
4.1.3 数字上变频实现 | 第65-66页 |
4.2 数字接收机实现 | 第66-76页 |
4.2.1 数字下变频实现 | 第67页 |
4.2.2 时间同步实现 | 第67-69页 |
4.2.3 频率同步实现 | 第69-71页 |
4.2.4 解帧实现 | 第71-72页 |
4.2.5 信道估计与均衡实现 | 第72-73页 |
4.2.6 解调译码实现 | 第73-76页 |
4.3 本章小结 | 第76-77页 |
第五章 基于软件无线电平台的链路测试与结果分析 | 第77-90页 |
5.1 测试验证平台介绍 | 第77-79页 |
5.2 功能测试分析 | 第79-82页 |
5.3 文件传输测试 | 第82-83页 |
5.3.1 测试场景 | 第82页 |
5.3.2 测试方法 | 第82-83页 |
5.3.3 测试结果与分析 | 第83页 |
5.4 性能测试分析 | 第83-88页 |
5.4.1 误码率测试 | 第83-86页 |
5.4.2 时间同步测试 | 第86-87页 |
5.4.3 频率同步测试 | 第87-88页 |
5.5 资源消耗分析 | 第88页 |
5.6 本章小结 | 第88-90页 |
第六章 结束语 | 第90-92页 |
6.1 本文总结与贡献 | 第90-91页 |
6.2 下一步工作的展望 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-95页 |
个人简历 | 第95-96页 |
攻读硕士学位期间的研究成果 | 第96-97页 |