摘要 | 第4-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第14-18页 |
1.1 研究背景及意义 | 第14-15页 |
1.2 国内外研究现状 | 第15-16页 |
1.3 本文内容及结构安排 | 第16-18页 |
第二章 AltBOC信号简介 | 第18-23页 |
2.1 AltBOC信号调制方式 | 第18-20页 |
2.2 AltBOC信号特征 | 第20-22页 |
2.3 本章小结 | 第22-23页 |
第三章 捕获跟踪算法研究与仿真 | 第23-52页 |
3.1 信号搜索策略 | 第24-26页 |
3.1.1 串行时域相关搜索 | 第24-25页 |
3.1.2 并行频域搜索 | 第25-26页 |
3.2 捕获过程的累积方法 | 第26-28页 |
3.2.1 相干积分 | 第26-27页 |
3.2.2 非相干积分 | 第27-28页 |
3.3 AltBOC信号捕获算法 | 第28-30页 |
3.3.1 单边带捕获 | 第28页 |
3.3.2 双边带联合非相干捕获 | 第28-29页 |
3.3.3 双边带联合相干捕获 | 第29-30页 |
3.4 捕获算法选择与硬件消耗分析 | 第30-34页 |
3.4.1 信号搜索策略选择 | 第30-31页 |
3.4.2 捕获算法选择 | 第31页 |
3.4.3 XFAST算法 | 第31-33页 |
3.4.4 捕获方案设计 | 第33-34页 |
3.5 AltBOC信号跟踪算法 | 第34-43页 |
3.5.1 码跟踪环原理 | 第36-38页 |
3.5.2 载波环原理 | 第38-40页 |
3.5.3 滤波器设计原理 | 第40-43页 |
3.6 捕获跟踪算法仿真 | 第43-51页 |
3.6.1 导航信号质量评估方案 | 第43-44页 |
3.6.2 捕获模块仿真 | 第44-46页 |
3.6.3 跟踪模块仿真 | 第46-51页 |
3.7 本章小结 | 第51-52页 |
第四章 捕获模块设计与实现 | 第52-70页 |
4.1 实现平台介绍 | 第52-54页 |
4.2 捕获模块总体设计与实现 | 第54-67页 |
4.2.1 AltBOC_CAT1时序设计 | 第56-57页 |
4.2.2 CAT_Carry_GEN模块设计 | 第57-59页 |
4.2.3 CAT_Prn_GEN模块设计 | 第59-60页 |
4.2.4 multi8_8模块设计 | 第60-61页 |
4.2.5 multi16_6模块设计 | 第61页 |
4.2.6 CAT_IntClear模块设计 | 第61-62页 |
4.2.7 CAT_CPG_Control模块设计 | 第62-63页 |
4.2.8 CAT_Compare模块设计 | 第63-65页 |
4.2.9 CAT_Enable_GEN模块设计 | 第65-66页 |
4.2.10 AltBOC_CAT2模块的设计与实现 | 第66-67页 |
4.3 捕获模块的板级测试 | 第67-68页 |
4.4 本章小结 | 第68-70页 |
第五章 跟踪模块与网口的设计与实现 | 第70-86页 |
5.1 载波环的设计与实现 | 第71-75页 |
5.1.1 载波鉴相器的设计与实现 | 第72-73页 |
5.1.2 数字滤波器的设计与实现 | 第73-75页 |
5.2 码环的设计与实现 | 第75-76页 |
5.2.1 码鉴相器的设计 | 第76页 |
5.2.2 码相位控制器的设计 | 第76页 |
5.3 跟踪环路的板级测试 | 第76-77页 |
5.4 网口实现 | 第77-79页 |
5.4.1 上下行通道FIFO设计 | 第77-78页 |
5.4.2 上行帧格式设计 | 第78页 |
5.4.3 下行帧格式设计 | 第78-79页 |
5.5 FPGA+PC机联合测试 | 第79-84页 |
5.6 本章小结 | 第84-86页 |
第六章 结束语 | 第86-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-89页 |