基于FPGA的向量网交换机的硬件设计与制作
致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7页 |
目录 | 第8-10页 |
1 引言 | 第10-14页 |
1.1 研究背景及意义 | 第10页 |
1.2 国内外研究现状 | 第10-12页 |
1.3 论文主要工作 | 第12-13页 |
1.4 论文组织结构 | 第13-14页 |
2 向量网体系简介 | 第14-21页 |
2.1 向量网的标识体系 | 第14-15页 |
2.2 向量地址编码方法 | 第15-17页 |
2.3 向量包格式 | 第17-18页 |
2.3.1 向量网包头 | 第17-18页 |
2.3.2 向量地址格式 | 第18页 |
2.4 向量交换技术 | 第18-21页 |
2.4.1 向量网数据面 | 第18-19页 |
2.4.2 向量网交换过程 | 第19-21页 |
3 向量交换机硬件系统方案设计 | 第21-39页 |
3.1 交换机硬件设计目标 | 第21页 |
3.2 前期向量交换实现方式 | 第21-25页 |
3.2.1 基于51单片机的方式 | 第22-23页 |
3.2.2 LAN实现向量交换机 | 第23-25页 |
3.3 向量交换机硬件编程设计介绍 | 第25-26页 |
3.4 向量交换机硬件系统架构 | 第26-28页 |
3.4.1 以太网接口 | 第26-27页 |
3.4.2 向量交换机系统框图 | 第27-28页 |
3.5 芯片选择 | 第28-31页 |
3.5.1 FPGA芯片 | 第28-29页 |
3.5.2 PHY芯片 | 第29-30页 |
3.5.3 RJ45模块 | 第30-31页 |
3.5.4 电源芯片 | 第31页 |
3.6 XC3S1400A芯片及引脚分析 | 第31-35页 |
3.6.1 XC3S1400A芯片特性 | 第31-33页 |
3.6.2 芯片封装和管脚 | 第33-35页 |
3.7 BCM5464SR芯片及引脚分析 | 第35-39页 |
3.7.1 芯片概述 | 第35-36页 |
3.7.2 芯片封装和引脚 | 第36-39页 |
4 向量交换机电路设计 | 第39-60页 |
4.1 FPGA最小系统电路设计 | 第39-43页 |
4.1.1 下载配置电路 | 第39-41页 |
4.1.2 时钟电路 | 第41-42页 |
4.1.3 FPGA芯片电源电路 | 第42-43页 |
4.2 PHY模块的电路设计 | 第43-52页 |
4.2.1 PHY配置电路 | 第43-46页 |
4.2.2 PHY与RJ45连接器部分电路 | 第46-47页 |
4.2.3 PHY与MAC连接部分电路 | 第47-51页 |
4.2.4 PHY电源部分电路 | 第51-52页 |
4.3 RJ45模块电路 | 第52-53页 |
4.4 系统电源电路 | 第53-54页 |
4.5 PCB布局布线设计 | 第54-58页 |
4.5.1 PCB分层堆叠设计 | 第54-55页 |
4.5.2 PCB器件布局设计 | 第55-56页 |
4.5.3 PCB布线设计 | 第56-58页 |
4.6 硬件电路设计总结 | 第58-60页 |
5 向量交换机硬件调试和测试 | 第60-65页 |
5.1 交换机硬件调试 | 第60-61页 |
5.2 交换机硬件测试 | 第61-65页 |
5.2.1 硬件系统测试 | 第61-63页 |
5.2.2 交换机功能测试 | 第63-65页 |
6 总结 | 第65-66页 |
参考文献 | 第66-68页 |
作者简历 | 第68-70页 |
学位论文数据集 | 第70页 |