摘要 | 第4-5页 |
Abstract | 第5页 |
图录 | 第9-11页 |
表录 | 第11-12页 |
第一章 绪论 | 第12-18页 |
1.1 研究背景 | 第12-13页 |
1.2 进制翻译技术研究现状 | 第13-15页 |
1.2.1 国外相关研究现状 | 第13-14页 |
1.2.2 国内相关研究现状 | 第14-15页 |
1.3 主要研究内容 | 第15页 |
1.4 本文主要工作 | 第15页 |
1.5 论文结构安排 | 第15-18页 |
第二章 动态二进制翻译技术研究 | 第18-32页 |
2.1 解释和二进制翻译 | 第18-19页 |
2.1.1 解释 | 第18页 |
2.1.2 静态二进制翻译 | 第18页 |
2.1.3 动态二进制翻译 | 第18-19页 |
2.3 动态二进制翻译实现方式 | 第19-20页 |
2.4 动态二进制翻译性能瓶颈分析 | 第20-22页 |
2.5 常用动态二进制翻译优化技术 | 第22-27页 |
2.5.1 双层代码索引 | 第22-24页 |
2.5.2 中间代码优化 | 第24-25页 |
2.5.3 热路径预测 | 第25页 |
2.5.4 翻译缓存管理 | 第25-26页 |
2.5.5 超块优化技术 | 第26-27页 |
2.5.6 其他 | 第27页 |
2.6 AB系统概述 | 第27-30页 |
2.6.1 系统特性 | 第27-28页 |
2.6.2 AB系统框架 | 第28-30页 |
2.7 本章小结 | 第30-32页 |
第三章 AB系统优化方案设计 | 第32-42页 |
3.1 AB系统存在的问题 | 第32-35页 |
3.2 问题解决思路 | 第35-38页 |
3.2.1 冗余代码处理 | 第35-36页 |
3.2.2 上下文切换处理 | 第36-38页 |
3.3 带优化的AB系统框架 | 第38-40页 |
3.4 关键技术问题 | 第40-41页 |
3.5 本章小结 | 第41-42页 |
第四章 基于译码制导的指令动态翻译优化技术 | 第42-60页 |
4.1 制导优化技术加速效率 | 第42-43页 |
4.2 传统优化方法分析 | 第43-45页 |
4.3 制导优化技术 | 第45-46页 |
4.4 译码阶段工作 | 第46-50页 |
4.4.1 标志位信息识别 | 第46-47页 |
4.4.2 寄存器信息识别 | 第47-48页 |
4.4.3 异常信息识别 | 第48-50页 |
4.5 翻译阶段工作 | 第50-55页 |
4.5.1 标志寄存器标志位处理 | 第50-52页 |
4.5.2 寄存器动态优化 | 第52-54页 |
4.5.3 访存异常检测与处理 | 第54-55页 |
4.6 制导优化技术整体流程 | 第55-58页 |
4.6.1 制导优化技术中译码阶段工作流程 | 第55-56页 |
4.6.2 制导优化技术中翻译阶段工作流程 | 第56-58页 |
4.7 本章小结 | 第58-60页 |
第五章 基于跳转指令翻译的块链优化技术 | 第60-74页 |
5.1 优化效果分析 | 第60-62页 |
5.2 块链整体设计 | 第62-63页 |
5.2.1 块链结构 | 第62-63页 |
5.3 块链生成 | 第63-70页 |
5.3.1 定位最后执行基本块 | 第64-65页 |
5.3.2 直接地址转移指令处理 | 第65-67页 |
5.3.3 间接地址直接转移指令处理 | 第67-68页 |
5.3.4 间接地址条件转移指令处理 | 第68-69页 |
5.3.5 跳转地址回填 | 第69-70页 |
5.4 块链断开 | 第70-71页 |
5.5 块链删除 | 第71-72页 |
5.6 翻译缓存整体结构 | 第72页 |
5.7 本章小结 | 第72-74页 |
第六章 验证与测试 | 第74-80页 |
6.1 译码制导的指令动态翻译优化技术的验证与测试 | 第74-77页 |
6.1.1 译码制导的指令动态翻译优化技术功能验证 | 第74-76页 |
6.1.2 译码制导的指令动态翻译优化技术性能测试 | 第76-77页 |
6.2 基于跳转指令翻译的块链优化技术的验证与测试 | 第77-79页 |
6.2.1 块链优化技术功能验证 | 第77-78页 |
6.2.2 块链优化技术性能测试 | 第78-79页 |
6.3 本章小结 | 第79-80页 |
结束语 | 第80-82页 |
致谢 | 第82-84页 |
参考文献 | 第84-88页 |
作者简历 | 第88页 |