基于FPGA的MP3解码器软硬件协同优化设计
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第13-19页 |
1.1 研究背景和意义 | 第13-16页 |
1.1.1 传统的 MP3 解码器 | 第13-14页 |
1.1.2 基于 FPGA 的 MP3 解码器 | 第14-16页 |
1.1.3 研究意义 | 第16页 |
1.2 国内外研究现状 | 第16-17页 |
1.3 论文主要研究内容 | 第17-19页 |
第2章 MP3 音频解码算法及系统设计 | 第19-34页 |
2.1 MP3 文件格式 | 第19-20页 |
2.2 MP3 解码流程 | 第20-22页 |
2.2.1 帧同步和边带信息解码 | 第20页 |
2.2.2 缩放因子解码 | 第20-21页 |
2.2.3 Huffman 解码 | 第21页 |
2.2.4 反量化 | 第21页 |
2.2.5 重排序 | 第21页 |
2.2.6 立体声处理 | 第21页 |
2.2.7 抗混叠 | 第21-22页 |
2.2.8 改进的离散余弦逆变换 | 第22页 |
2.2.9 子带综合滤波 | 第22页 |
2.3 系统设计方法 | 第22-24页 |
2.3.1 系统设计目标 | 第22页 |
2.3.2 软硬件协同设计 | 第22-23页 |
2.3.3 仿真验证 | 第23-24页 |
2.4 系统构成 | 第24-25页 |
2.4.1 系统构成与软硬件划分 | 第24-25页 |
2.4.2 系统结构图 | 第25页 |
2.5 系统硬件和软件平台 | 第25-31页 |
2.5.1 Atlys 开发平台 | 第26页 |
2.5.2 FPGA 芯片 XC6SLX45 | 第26-28页 |
2.5.3 DAC 电路 | 第28-29页 |
2.5.4 LEON3 处理器 | 第29页 |
2.5.5 GRLIB IP 核架构 | 第29-30页 |
2.5.6 软件平台 | 第30-31页 |
2.6 系统设计原则 | 第31-33页 |
2.6.1 面积时间互换原则 | 第31页 |
2.6.2 锁存器的使用 | 第31-32页 |
2.6.3 状态机 | 第32-33页 |
2.7 本章小结 | 第33-34页 |
第3章 子带综合滤波器及其实现 | 第34-45页 |
3.1 子带综合滤波器 | 第34-38页 |
3.1.1 快速 DCT 算法 | 第35-36页 |
3.1.2 Lee’s 分解 | 第36-38页 |
3.2 DCT64 设计 | 第38-44页 |
3.2.1 DCT64 结构设计 | 第38-39页 |
3.2.2 DCT64 运算单元设计 | 第39-40页 |
3.2.3 DCT64 状态机设计 | 第40-42页 |
3.2.4 DCT64 接口设计 | 第42-44页 |
3.3 本章小结 | 第44-45页 |
第4章 改进的离散余弦逆变换及其实现 | 第45-56页 |
4.1 改进的离散余弦逆变换 | 第45-47页 |
4.2 IMDCT 快速算法 | 第47-49页 |
4.3 IMDCT36 处理器 | 第49-55页 |
4.3.1 FIFO 组件设计 | 第50-51页 |
4.3.2 IMDCT36 运算单元设计 | 第51-53页 |
4.3.3 IMDCT36 指令设计 | 第53-55页 |
4.3.4 IMDCT36 接口设计 | 第55页 |
4.4 本章小结 | 第55-56页 |
第5章 系统测试结果 | 第56-63页 |
5.1 测试工具与方法 | 第56-60页 |
5.1.1 行为仿真 | 第56-58页 |
5.1.2 功能验证 | 第58-60页 |
5.2 DCT64 模块测试 | 第60-61页 |
5.2.1 DCT64 模块测试文件 | 第60-61页 |
5.2.2 DCT64 模块测试结果与分析 | 第61页 |
5.3 IMDCT36 模块测试 | 第61-62页 |
5.3.1 IMDCT36 模块测试文件 | 第61页 |
5.3.2 IMDCT36 模块测试结果与分析 | 第61-62页 |
5.4 本章小结 | 第62-63页 |
结论与展望 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
附录 A 攻读学位期间所发表的学术论文 | 第69-70页 |
附录 B 布局布线报告 | 第70-73页 |
附录 C AMBA 总线地址报告 | 第73-74页 |