抗干扰导航接收机的设计与实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-16页 |
| 1.1 研究背景及意义 | 第10-12页 |
| 1.2 国内外研究现状 | 第12-15页 |
| 1.3 论文的主要工作及结构 | 第15-16页 |
| 第二章 卫星导航系统抗干扰原理 | 第16-26页 |
| 2.1 干扰分类及分析 | 第16-17页 |
| 2.2 抗干扰导航接收机系统结构 | 第17-20页 |
| 2.2.1 天线阵列 | 第18页 |
| 2.2.2 射频信号处理模块 | 第18-19页 |
| 2.2.3 数字信号处理板 | 第19页 |
| 2.2.4 电源与后端信号处理 | 第19-20页 |
| 2.2.5 信号接收机 | 第20页 |
| 2.3 抗干扰技术原理 | 第20-24页 |
| 2.3.1 时域滤波技术 | 第20-21页 |
| 2.3.2 频域滤波技术 | 第21-22页 |
| 2.3.3 空域滤波技术 | 第22-23页 |
| 2.3.4 空时域滤波技术 | 第23-24页 |
| 2.4 本章小结 | 第24-26页 |
| 第三章 数字信号处理板的硬件实现 | 第26-52页 |
| 3.1 数字信号处理板的介绍 | 第26-27页 |
| 3.2 A/D与D/A模块 | 第27-37页 |
| 3.2.1 A/D模块 | 第27-32页 |
| 3.2.2 D/A模块 | 第32-37页 |
| 3.3 FPGA模块 | 第37-42页 |
| 3.3.1 FPGA芯片选型 | 第37-39页 |
| 3.3.2 FPGA外围电路设计 | 第39-42页 |
| 3.4 电源模块 | 第42-45页 |
| 3.4.1 TPS82130应用电路设计 | 第43-44页 |
| 3.4.2 LT1965应用电路设计 | 第44-45页 |
| 3.5 时钟模块 | 第45-50页 |
| 3.5.1 时钟芯片选型 | 第46-47页 |
| 3.5.2 AD9508应用电路设计 | 第47-50页 |
| 3.6 硬件实物 | 第50-51页 |
| 3.7 本章小结 | 第51-52页 |
| 第四章 抗干扰系统测试与实验 | 第52-62页 |
| 4.1 数字信号处理板的测试 | 第52-58页 |
| 4.1.1 电源测试 | 第52-54页 |
| 4.1.2 ADC采样测试 | 第54-56页 |
| 4.1.3 DAC采样测试 | 第56-57页 |
| 4.1.4 FPGA工作测试 | 第57页 |
| 4.1.5 时钟输出测试 | 第57-58页 |
| 4.2 抗干扰接收机系统整机测试 | 第58-61页 |
| 4.2.1 整机功能测试 | 第59-60页 |
| 4.2.2 整机抗干扰测试 | 第60-61页 |
| 4.3 本章小结 | 第61-62页 |
| 第五章 总结与展望 | 第62-64页 |
| 致谢 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 攻硕期间取得的研究成果 | 第68页 |