基于FPGA+DSP实时图像采集处理系统设计
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-16页 |
1.1 课题研究的背景和意义 | 第10-11页 |
1.2 研究现状 | 第11-14页 |
1.2.1 国外研究现状 | 第12-13页 |
1.2.2 国内研究现状 | 第13-14页 |
1.3 课题的主要研究内容 | 第14-16页 |
第2章 图像采集与压缩相关技术概述 | 第16-31页 |
2.1 引言 | 第16页 |
2.2 图像采集理论基础 | 第16-20页 |
2.2.1 模拟视频YCb Cr彩色编码 | 第16-17页 |
2.2.2 模拟视频数字化 | 第17-18页 |
2.2.3 电视扫描原理 | 第18-19页 |
2.2.4 ADV7181B芯片介绍及初始化配置 | 第19-20页 |
2.3 图像处理的几种算法 | 第20-26页 |
2.3.1 快速中值滤波算法 | 第21-23页 |
2.3.2 边缘检测算法 | 第23-26页 |
2.4 JPEG图像压缩技术 | 第26-30页 |
2.4.1 JPEG压缩原理 | 第26-29页 |
2.4.2 JPEG压缩算法 | 第29-30页 |
2.5 本章小结 | 第30-31页 |
第3章 FPGA+DSP图像采集处理系统构建 | 第31-39页 |
3.1 引言 | 第31页 |
3.2 实时图像采集总体结构 | 第31-32页 |
3.3 FPGA模块内部设计 | 第32-37页 |
3.3.1 视频解码模块 | 第32-34页 |
3.3.2 视频帧存模块 | 第34-35页 |
3.3.3 去除隔行模块 | 第35-37页 |
3.4 DSP模块内部设计 | 第37-38页 |
3.5 本章小结 | 第38-39页 |
第4章 系统功能模块的设计与实现 | 第39-45页 |
4.1 引言 | 第39页 |
4.2 图像增强模块设计 | 第39-43页 |
4.2.1 对数拉伸算法 | 第39-41页 |
4.2.2 图像增强模块的硬件结构设计 | 第41-42页 |
4.2.3 接口控制模块 | 第42-43页 |
4.3 JPEG并行压缩算法 | 第43-44页 |
4.4 本章小结 | 第44-45页 |
第5章 系统仿真与实验结果分析 | 第45-51页 |
5.1 引言 | 第45页 |
5.2 FPGA仿真实验分析 | 第45-48页 |
5.2.1 FPGA仿真实验平台 | 第45-46页 |
5.2.2 FPGA图像预处理模块设计 | 第46-47页 |
5.2.3 仿真结果分析 | 第47-48页 |
5.3 DSP仿真实验分析 | 第48-50页 |
5.3.1 仿真环境开发流程 | 第48页 |
5.3.2 图像压缩后结果对比 | 第48-50页 |
5.4 本章小结 | 第50-51页 |
结论 | 第51-52页 |
参考文献 | 第52-56页 |
攻读硕士学位期间所发表的学术论文 | 第56-57页 |
致谢 | 第57页 |