摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-16页 |
1.1 课题的研究背景与意义 | 第9-10页 |
1.1.1 UHF RFID 接收机的研究背景 | 第9-10页 |
1.1.2 课题的研究意义 | 第10页 |
1.2 射频前端电路面临的挑战 | 第10-12页 |
1.3 国内外研究现状 | 第12-14页 |
1.3.1 国内研究现状 | 第12-13页 |
1.3.2 国外研究现状 | 第13-14页 |
1.4 论文研究的主要内容 | 第14-16页 |
第二章 UHF RFID接收机的系统结构 | 第16-25页 |
2.1 常见的接收机结构 | 第16-18页 |
2.1.1 超外差接收机 | 第16-17页 |
2.1.2 零中频接收机 | 第17页 |
2.1.3 低中频接收机 | 第17-18页 |
2.2 UHF RFID 用接收机射频前端结构方案 | 第18-19页 |
2.3 本文采用的 UHF RFID 接收机射频前端结构 | 第19-24页 |
2.3.1 结构分析 | 第19-20页 |
2.3.2 指标分析 | 第20-24页 |
2.4 本章小结 | 第24-25页 |
第三章 低噪声放大器的设计与仿真 | 第25-37页 |
3.1 低噪声放大器的基本原理及指标分析 | 第25页 |
3.2 经典的 LNA 的结构分析 | 第25-27页 |
3.2.1 共栅型 LNA | 第25-26页 |
3.2.2 并联电阻型 LNA | 第26页 |
3.2.3 共源共栅型 LNA | 第26-27页 |
3.3 双模 LNA 的设计与实现 | 第27-30页 |
3.3.1 全差分型双模 LNA 设计 | 第27-28页 |
3.3.2 双模复制型偏置电路的设计 | 第28-30页 |
3.4 仿真结果 | 第30-36页 |
3.5 本章小结 | 第36-37页 |
第四章 混频器的设计与仿真 | 第37-50页 |
4.1 混频器的基本原理及指标分析 | 第37-38页 |
4.2 经典的混频器结构分析 | 第38-41页 |
4.3 高线性度混频器的设计 | 第41-45页 |
4.3.1 跨导级的设计 | 第41-42页 |
4.3.2 开关级的设计 | 第42-43页 |
4.3.3 混频器核的设计 | 第43-44页 |
4.3.4 复制型偏置电路设计 | 第44-45页 |
4.4 仿真结果 | 第45-48页 |
4.5 本章小结 | 第48-50页 |
第五章 射频前端电路级联的设计与仿真 | 第50-58页 |
5.1 级联与匹配概述 | 第50-52页 |
5.1.1 电路级联理论 | 第50页 |
5.1.2 电路匹配理论 | 第50-51页 |
5.1.3 电路级联系统中的参数计算 | 第51-52页 |
5.2 LNA 与混频器级联设计 | 第52-57页 |
5.2.1 LNA 与混频器级联匹配 | 第52-53页 |
5.2.2 仿真结果 | 第53-57页 |
5.3 本章小结 | 第57-58页 |
第六章 版图设计与测试 | 第58-73页 |
6.1 版图设计中的寄生参数 | 第58页 |
6.2 版图设计中考虑的因素 | 第58-59页 |
6.3 LNA 版图设计及后仿真结果 | 第59-62页 |
6.3.1 LNA 版图设计 | 第59-60页 |
6.3.2 后仿真结果 | 第60-62页 |
6.4 混频器版图设计及后仿真结果 | 第62-64页 |
6.4.1 混频器版图设计 | 第62-63页 |
6.4.2 后仿真结果 | 第63-64页 |
6.5 射频前端电路版图设计及后仿结果 | 第64-66页 |
6.5.1 射频前端电路版图设计 | 第64-65页 |
6.5.2 后仿结果 | 第65-66页 |
6.6 双模 LNA 芯片测试 | 第66-72页 |
6.6.1 芯片实现与测试平台 | 第66-67页 |
6.6.2 测试结果与分析 | 第67-72页 |
6.7 本章小结 | 第72-73页 |
第七章 总结与展望 | 第73-75页 |
7.1 总结 | 第73页 |
7.2 展望 | 第73-75页 |
参考文献 | 第75-78页 |
附录 1 攻读硕士学位期间撰写的论文 | 第78-79页 |
附录 2 攻读硕士学位期间申请的专利 | 第79-80页 |
附录 3 攻读硕士学位期间参加的科研项目 | 第80-81页 |
致谢 | 第81页 |