摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-15页 |
1.1 课题的背景及研究目的 | 第10-11页 |
1.1.1 课题的背景 | 第10-11页 |
1.1.2 研究目的 | 第11页 |
1.2 与课题相关的国内外研究综述 | 第11-13页 |
1.2.1 国外研究概况 | 第11-13页 |
1.2.2 国内研究概况 | 第13页 |
1.3 本论文的主要工作内容 | 第13-14页 |
1.4 论文组织结构 | 第14-15页 |
第2章 视频系统的需求分析与总体设计 | 第15-23页 |
2.1 系统需求分析 | 第15-19页 |
2.1.1 系统业务和用户需求 | 第15-16页 |
2.1.2 系统功能需求 | 第16-17页 |
2.1.3 系统性能需求 | 第17页 |
2.1.4 系统硬件需求 | 第17-19页 |
2.2 视频系统总体设计 | 第19-21页 |
2.2.1 视频压缩标准 | 第19页 |
2.2.2 视频数据源 | 第19-20页 |
2.2.3 系统总体架构 | 第20-21页 |
2.3 关键技术 | 第21-22页 |
2.4 本章小结 | 第22-23页 |
第3章 系统 DEMUX 模块的设计与实现 | 第23-43页 |
3.1 SMD Demux Driver 模块 | 第23-27页 |
3.1.1 Demux 接收的码流结构 | 第23-25页 |
3.1.2 Demux 模块功能分析 | 第25-26页 |
3.1.3 Demux 模块功能设计 | 第26-27页 |
3.2 Demux 模块的功能实现 | 第27-34页 |
3.2.1 解复用模块数据的输入 | 第31-32页 |
3.2.2 解复用模块 Demux section 过滤器对数据流的处理 | 第32-33页 |
3.2.3 解复用模块数据的输出 | 第33-34页 |
3.3 TS 流解复用的具体实现 | 第34-42页 |
3.3.1 打开一个流 | 第34-35页 |
3.3.2 配置过滤器 | 第35-40页 |
3.3.3 使用流处理数据 | 第40-42页 |
3.3.4 关闭流 | 第42页 |
3.4 PS 流解复用的实现 | 第42页 |
3.5 本章小结 | 第42-43页 |
第4章 系统硬件解码模块的设计与实现 | 第43-64页 |
4.1 MPEG-2 硬件解码模块的设计 | 第43-46页 |
4.1.1 视频解析子模块 | 第45页 |
4.1.2 解 DCT 系数子模块 | 第45页 |
4.1.3 运动补偿子模块 | 第45-46页 |
4.2 H.264 硬件解码模块的设计 | 第46-52页 |
4.2.1 CAVLC 熵解码子模块 | 第47-49页 |
4.2.2 帧内预测解码子模块 | 第49页 |
4.2.3 帧间预测解码子模块 | 第49-51页 |
4.2.4 反量化、反 DCT 变换(IQIT)解码子模块 | 第51页 |
4.2.5 去块效应滤波器(DeblockingFilter,简称 DF)子模块 | 第51-52页 |
4.3 硬件解码模块的实现 | 第52-63页 |
4.3.1 解码前的工作 | 第53-56页 |
4.3.2 解码输入端的实现 | 第56-59页 |
4.3.3 解码输出端的实现 | 第59-63页 |
4.4 本章小结 | 第63-64页 |
第5章 系统的测试 | 第64-73页 |
5.1 系统测试 | 第64页 |
5.2 测试系统环境配置及模块调试 | 第64-66页 |
5.2.1 测试系统环境 | 第64-65页 |
5.2.2 解复用与解码模块调试 | 第65-66页 |
5.3 解复用与解码功能测试 | 第66-68页 |
5.3.1 解复用功能测试 | 第66-67页 |
5.3.2 解码功能测试 | 第67-68页 |
5.4 系统性能测试及界面效果展示 | 第68-72页 |
5.4.1 前端功能界面展示 | 第69-71页 |
5.4.2 后台解码输出效果展示 | 第71-72页 |
5.5 本章小结 | 第72-73页 |
结论 | 第73-74页 |
参考文献 | 第74-79页 |
致谢 | 第79-80页 |
个人简历 | 第80页 |