首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于寄存器聚类的低功耗DDR PHY时钟树设计

摘要第5-6页
Abstract第6页
第一章 绪论第9-15页
    1.1 课题研究背景与意义第9-10页
    1.2 国内外研究现状第10-12页
        1.2.1 DDR的研究现状第10-11页
        1.2.2 时钟树的研究现状第11-12页
    1.3 研究内容与设计指标第12-13页
        1.3.1 研究内容第12页
        1.3.2 设计指标第12-13页
    1.4 论文组织结构第13-15页
第二章 DDR PHY时钟树的基本理论第15-31页
    2.1 DDR PHY的架构第15-17页
    2.2 时钟树结构的分类第17-20页
        2.2.1 H型时钟树结构第17-18页
        2.2.2 二叉树型时钟树结构第18-19页
        2.2.3 网格型时钟树结构第19-20页
    2.3 时钟树的性能指标第20-23页
        2.3.1 时钟延时第20-21页
        2.3.2 时钟偏移第21-22页
        2.3.3 时钟抖动第22-23页
        2.3.4 传输时间第23页
    2.4 时钟树的设计过程第23-25页
    2.5 时钟树的优化技术第25-28页
        2.5.1 时钟树顶层结构的优化第25-27页
        2.5.2 时钟树寄存器的优化第27-28页
    2.6 本章小结第28-31页
第三章 DDR PHY时钟树的寄存器聚类设计第31-47页
    3.1 DDR PHY时钟树的问题分析第31-33页
    3.2 DDR PHY时钟树寄存器聚类问题规划第33-42页
        3.2.1 时钟树寄存器版图模型的建立第33-35页
        3.2.2 寄存器最小生成树的设计第35-38页
        3.2.3 时钟树寄存器聚类的设计第38-42页
    3.3 DDR PHY时钟寄存器簇的缓冲器分配第42-45页
        3.3.1 寄存器和互连线的传输模型第43-44页
        3.3.2 缓冲器分配的具体设计第44-45页
    3.4 本章小结第45-47页
第四章 DDR PHY时钟树的实现第47-65页
    4.1 DDR PHY时钟树的寄存器聚类实现第47-58页
        4.1.1 时钟树寄存器的分类第47-51页
        4.1.2 时钟树寄存器聚类的实现第51-58页
    4.2 DDR PHY的时钟树综合第58-64页
        4.2.1 DDR PHY的时钟树参数设置第58-63页
        4.2.2 DDR PHY的时钟树综合第63-64页
    4.3 本章小结第64-65页
第五章 实验结果与分析第65-73页
    5.1 实验结果对比第65-70页
        5.1.1 时钟树整体性能对比第65-67页
        5.1.2 时钟树的功耗对比第67-69页
        5.1.3 运行时间对比第69-70页
    5.2 实验结果分析第70-73页
第六章 总结与展望第73-75页
    6.1 总结第73页
    6.2 展望第73-75页
参考文献第75-79页
致谢第79-81页
研究生期间发表的论文及成果第81页

论文共81页,点击 下载论文
上一篇:基于TIADC的数据采集系统的设计与实现
下一篇:基于CPLD的LCR测量系统设计